}
 
 void
-gf100_grctx_generate_r418bb8(struct gf100_gr *gr)
+gf100_grctx_generate_rop_mapping(struct gf100_gr *gr)
 {
        struct nvkm_device *device = gr->base.engine.subdev.device;
        u32 data[6] = {}, data2[2] = {};
 
        if (func->r4060a8)
                func->r4060a8(gr);
+
+       func->rop_mapping(gr);
 }
 
 void
        grctx->unkn(gr);
 
        gf100_grctx_generate_floorsweep(gr);
-       gf100_grctx_generate_r418bb8(gr);
        gf100_grctx_generate_r406800(gr);
 
        gf100_gr_icmd(gr, grctx->icmd);
        .sm_id = gf100_grctx_generate_sm_id,
        .tpc_nr = gf100_grctx_generate_tpc_nr,
        .r4060a8 = gf100_grctx_generate_r4060a8,
+       .rop_mapping = gf100_grctx_generate_rop_mapping,
 };
 
        void (*sm_id)(struct gf100_gr *, int gpc, int tpc, int sm);
        void (*tpc_nr)(struct gf100_gr *, int gpc);
        void (*r4060a8)(struct gf100_gr *);
+       void (*rop_mapping)(struct gf100_gr *);
 };
 
 extern const struct gf100_grctx_func gf100_grctx;
 void gf100_grctx_generate_attrib(struct gf100_grctx *);
 void gf100_grctx_generate_unkn(struct gf100_gr *);
 void gf100_grctx_generate_floorsweep(struct gf100_gr *);
-void gf100_grctx_generate_r418bb8(struct gf100_gr *);
 void gf100_grctx_generate_r406800(struct gf100_gr *);
 void gf100_grctx_generate_sm_id(struct gf100_gr *, int, int, int);
 void gf100_grctx_generate_tpc_nr(struct gf100_gr *, int);
 void gf100_grctx_generate_r4060a8(struct gf100_gr *);
+void gf100_grctx_generate_rop_mapping(struct gf100_gr *);
 
 extern const struct gf100_grctx_func gf108_grctx;
 void gf108_grctx_generate_attrib(struct gf100_grctx *);
 
 extern const struct gf100_grctx_func gf117_grctx;
 void gf117_grctx_generate_attrib(struct gf100_grctx *);
+void gf117_grctx_generate_rop_mapping(struct gf100_gr *);
 
 extern const struct gf100_grctx_func gf119_grctx;
 
 void gk104_grctx_generate_pagepool(struct gf100_grctx *);
 void gk104_grctx_generate_patch_ltc(struct gf100_grctx *);
 void gk104_grctx_generate_unkn(struct gf100_gr *);
-void gk104_grctx_generate_r418bb8(struct gf100_gr *);
 
 void gm107_grctx_generate_bundle(struct gf100_grctx *);
 void gm107_grctx_generate_pagepool(struct gf100_grctx *);
 
        .sm_id = gf100_grctx_generate_sm_id,
        .tpc_nr = gf100_grctx_generate_tpc_nr,
        .r4060a8 = gf100_grctx_generate_r4060a8,
+       .rop_mapping = gf100_grctx_generate_rop_mapping,
 };
 
        .sm_id = gf100_grctx_generate_sm_id,
        .tpc_nr = gf100_grctx_generate_tpc_nr,
        .r4060a8 = gf100_grctx_generate_r4060a8,
+       .rop_mapping = gf100_grctx_generate_rop_mapping,
 };
 
        .sm_id = gf100_grctx_generate_sm_id,
        .tpc_nr = gf100_grctx_generate_tpc_nr,
        .r4060a8 = gf100_grctx_generate_r4060a8,
+       .rop_mapping = gf100_grctx_generate_rop_mapping,
 };
 
  * PGRAPH context implementation
  ******************************************************************************/
 
+void
+gf117_grctx_generate_rop_mapping(struct gf100_gr *gr)
+{
+       struct nvkm_device *device = gr->base.engine.subdev.device;
+       u32 data[6] = {}, data2[2] = {};
+       u8  tpcnr[GPC_MAX];
+       u8  shift, ntpcv;
+       int gpc, tpc, i;
+
+       /* calculate first set of magics */
+       memcpy(tpcnr, gr->tpc_nr, sizeof(gr->tpc_nr));
+
+       gpc = -1;
+       for (tpc = 0; tpc < gr->tpc_total; tpc++) {
+               do {
+                       gpc = (gpc + 1) % gr->gpc_nr;
+               } while (!tpcnr[gpc]);
+               tpcnr[gpc]--;
+
+               data[tpc / 6] |= gpc << ((tpc % 6) * 5);
+       }
+
+       for (; tpc < 32; tpc++)
+               data[tpc / 6] |= 7 << ((tpc % 6) * 5);
+
+       /* and the second... */
+       shift = 0;
+       ntpcv = gr->tpc_total;
+       while (!(ntpcv & (1 << 4))) {
+               ntpcv <<= 1;
+               shift++;
+       }
+
+       data2[0]  = (ntpcv << 16);
+       data2[0] |= (shift << 21);
+       data2[0] |= (((1 << (0 + 5)) % ntpcv) << 24);
+       for (i = 1; i < 7; i++)
+               data2[1] |= ((1 << (i + 5)) % ntpcv) << ((i - 1) * 5);
+
+       /* GPC_BROADCAST */
+       nvkm_wr32(device, 0x418bb8, (gr->tpc_total << 8) |
+                                    gr->screen_tile_row_offset);
+       for (i = 0; i < 6; i++)
+               nvkm_wr32(device, 0x418b08 + (i * 4), data[i]);
+
+       /* GPC_BROADCAST.TP_BROADCAST */
+       nvkm_wr32(device, 0x41bfd0, (gr->tpc_total << 8) |
+                                    gr->screen_tile_row_offset | data2[0]);
+       nvkm_wr32(device, 0x41bfe4, data2[1]);
+       for (i = 0; i < 6; i++)
+               nvkm_wr32(device, 0x41bf00 + (i * 4), data[i]);
+
+       /* UNK78xx */
+       nvkm_wr32(device, 0x4078bc, (gr->tpc_total << 8) |
+                                    gr->screen_tile_row_offset);
+       for (i = 0; i < 6; i++)
+               nvkm_wr32(device, 0x40780c + (i * 4), data[i]);
+}
+
 void
 gf117_grctx_generate_attrib(struct gf100_grctx *info)
 {
        grctx->unkn(gr);
 
        gf100_grctx_generate_floorsweep(gr);
-       gk104_grctx_generate_r418bb8(gr);
        gf100_grctx_generate_r406800(gr);
 
        for (i = 0; i < 8; i++)
        .sm_id = gf100_grctx_generate_sm_id,
        .tpc_nr = gf100_grctx_generate_tpc_nr,
        .r4060a8 = gf100_grctx_generate_r4060a8,
+       .rop_mapping = gf117_grctx_generate_rop_mapping,
 };
 
        .sm_id = gf100_grctx_generate_sm_id,
        .tpc_nr = gf100_grctx_generate_tpc_nr,
        .r4060a8 = gf100_grctx_generate_r4060a8,
+       .rop_mapping = gf100_grctx_generate_rop_mapping,
 };
 
        nvkm_mask(device, 0x419c00, 0x00000008, 0x00000008);
 }
 
-void
-gk104_grctx_generate_r418bb8(struct gf100_gr *gr)
-{
-       struct nvkm_device *device = gr->base.engine.subdev.device;
-       u32 data[6] = {}, data2[2] = {};
-       u8  tpcnr[GPC_MAX];
-       u8  shift, ntpcv;
-       int gpc, tpc, i;
-
-       /* calculate first set of magics */
-       memcpy(tpcnr, gr->tpc_nr, sizeof(gr->tpc_nr));
-
-       gpc = -1;
-       for (tpc = 0; tpc < gr->tpc_total; tpc++) {
-               do {
-                       gpc = (gpc + 1) % gr->gpc_nr;
-               } while (!tpcnr[gpc]);
-               tpcnr[gpc]--;
-
-               data[tpc / 6] |= gpc << ((tpc % 6) * 5);
-       }
-
-       for (; tpc < 32; tpc++)
-               data[tpc / 6] |= 7 << ((tpc % 6) * 5);
-
-       /* and the second... */
-       shift = 0;
-       ntpcv = gr->tpc_total;
-       while (!(ntpcv & (1 << 4))) {
-               ntpcv <<= 1;
-               shift++;
-       }
-
-       data2[0]  = (ntpcv << 16);
-       data2[0] |= (shift << 21);
-       data2[0] |= (((1 << (0 + 5)) % ntpcv) << 24);
-       for (i = 1; i < 7; i++)
-               data2[1] |= ((1 << (i + 5)) % ntpcv) << ((i - 1) * 5);
-
-       /* GPC_BROADCAST */
-       nvkm_wr32(device, 0x418bb8, (gr->tpc_total << 8) |
-                                    gr->screen_tile_row_offset);
-       for (i = 0; i < 6; i++)
-               nvkm_wr32(device, 0x418b08 + (i * 4), data[i]);
-
-       /* GPC_BROADCAST.TP_BROADCAST */
-       nvkm_wr32(device, 0x41bfd0, (gr->tpc_total << 8) |
-                                    gr->screen_tile_row_offset | data2[0]);
-       nvkm_wr32(device, 0x41bfe4, data2[1]);
-       for (i = 0; i < 6; i++)
-               nvkm_wr32(device, 0x41bf00 + (i * 4), data[i]);
-
-       /* UNK78xx */
-       nvkm_wr32(device, 0x4078bc, (gr->tpc_total << 8) |
-                                    gr->screen_tile_row_offset);
-       for (i = 0; i < 6; i++)
-               nvkm_wr32(device, 0x40780c + (i * 4), data[i]);
-}
-
 void
 gk104_grctx_generate_main(struct gf100_gr *gr, struct gf100_grctx *info)
 {
        grctx->unkn(gr);
 
        gf100_grctx_generate_floorsweep(gr);
-       gk104_grctx_generate_r418bb8(gr);
        gf100_grctx_generate_r406800(gr);
 
        for (i = 0; i < 8; i++)
        .patch_ltc = gk104_grctx_generate_patch_ltc,
        .sm_id = gf100_grctx_generate_sm_id,
        .tpc_nr = gf100_grctx_generate_tpc_nr,
+       .rop_mapping = gf117_grctx_generate_rop_mapping,
 };
 
        .patch_ltc = gk104_grctx_generate_patch_ltc,
        .sm_id = gf100_grctx_generate_sm_id,
        .tpc_nr = gf100_grctx_generate_tpc_nr,
+       .rop_mapping = gf117_grctx_generate_rop_mapping,
 };
 
        .patch_ltc = gk104_grctx_generate_patch_ltc,
        .sm_id = gf100_grctx_generate_sm_id,
        .tpc_nr = gf100_grctx_generate_tpc_nr,
+       .rop_mapping = gf117_grctx_generate_rop_mapping,
 };
 
        .patch_ltc = gk104_grctx_generate_patch_ltc,
        .sm_id = gf100_grctx_generate_sm_id,
        .tpc_nr = gf100_grctx_generate_tpc_nr,
+       .rop_mapping = gf117_grctx_generate_rop_mapping,
 };
 
        grctx->unkn(gr);
 
        gf100_grctx_generate_floorsweep(gr);
-       gk104_grctx_generate_r418bb8(gr);
        gf100_grctx_generate_r406800(gr);
 
        for (i = 0; i < 8; i++)
        .alpha_nr = 0x648,
        .sm_id = gf100_grctx_generate_sm_id,
        .tpc_nr = gf100_grctx_generate_tpc_nr,
+       .rop_mapping = gf117_grctx_generate_rop_mapping,
 };
 
        grctx->unkn(gr);
 
        gf100_grctx_generate_floorsweep(gr);
-       gk104_grctx_generate_r418bb8(gr);
        gf100_grctx_generate_r406800(gr);
 
        nvkm_wr32(device, 0x4064d0, 0x00000001);
        .alpha_nr = 0x1000,
        .sm_id = gm107_grctx_generate_sm_id,
        .tpc_nr = gf100_grctx_generate_tpc_nr,
+       .rop_mapping = gf117_grctx_generate_rop_mapping,
 };
 
        grctx->unkn(gr);
 
        gf100_grctx_generate_floorsweep(gr);
-       gk104_grctx_generate_r418bb8(gr);
 
        for (i = 0; i < 8; i++)
                nvkm_wr32(device, 0x4064d0 + (i * 0x04), 0x00000000);
        .alpha_nr_max = 0x1800,
        .alpha_nr = 0x1000,
        .sm_id = gm107_grctx_generate_sm_id,
+       .rop_mapping = gf117_grctx_generate_rop_mapping,
 };
 
        grctx->unkn(gr);
 
        gf100_grctx_generate_floorsweep(gr);
-       gk104_grctx_generate_r418bb8(gr);
 
        for (i = 0; i < 8; i++)
                nvkm_wr32(device, 0x4064d0 + (i * 0x04), 0x00000000);
        .alpha_nr_max = 0xc00,
        .alpha_nr = 0x800,
        .sm_id = gm107_grctx_generate_sm_id,
+       .rop_mapping = gf117_grctx_generate_rop_mapping,
 };
 
        grctx->unkn(gr);
 
        gf100_grctx_generate_floorsweep(gr);
-       gk104_grctx_generate_r418bb8(gr);
 
        for (i = 0; i < 8; i++)
                nvkm_wr32(device, 0x4064d0 + (i * 0x04), 0x00000000);
        .alpha_nr_max = 0xc00,
        .alpha_nr = 0x800,
        .sm_id = gm107_grctx_generate_sm_id,
+       .rop_mapping = gf117_grctx_generate_rop_mapping,
 };
 
        .alpha_nr_max = 0xc00,
        .alpha_nr = 0x800,
        .sm_id = gm107_grctx_generate_sm_id,
+       .rop_mapping = gf117_grctx_generate_rop_mapping,
 };
 
        .alpha_nr_max = 0xc00,
        .alpha_nr = 0x800,
        .sm_id = gm107_grctx_generate_sm_id,
+       .rop_mapping = gf117_grctx_generate_rop_mapping,
 };