}
 }
 
-int xe_gt_clock_init(struct xe_gt *gt)
+static void check_ctc_mode(struct xe_gt *gt)
 {
-       u32 c0 = xe_mmio_read32(>->mmio, RPM_CONFIG0);
-       u32 freq = 0;
-
        /*
         * CTC_MODE[0] = 1 is definitely not supported for Xe2 and later
         * platforms.  In theory it could be a valid setting for pre-Xe2
         */
        if (xe_mmio_read32(>->mmio, CTC_MODE) & CTC_SOURCE_DIVIDE_LOGIC)
                xe_gt_warn(gt, "CTC_MODE[0] is set; this is unexpected and undocumented\n");
+}
+
+int xe_gt_clock_init(struct xe_gt *gt)
+{
+       u32 freq;
+       u32 c0;
+
+       if (!IS_SRIOV_VF(gt_to_xe(gt)))
+               check_ctc_mode(gt);
 
+       c0 = xe_mmio_read32(>->mmio, RPM_CONFIG0);
        freq = get_crystal_clock_freq(c0);
 
        /*