unsigned long                   regs[6];
        unsigned long                   regs_hw[6];
        unsigned long long              freq_req;
+       /*
+        * Lock to protect the state of the device from potential concurrent
+        * writes. The device is configured via a sequence of SPI writes,
+        * and this lock is meant to prevent the start of another sequence
+        * before another one has finished.
+        */
+       struct mutex                    lock;
        /*
         * DMA (thus cache coherency maintenance) requires the
         * transfer buffers to live in their own cache lines.
        if (reg > ADF4350_REG5)
                return -EINVAL;
 
-       mutex_lock(&indio_dev->mlock);
+       mutex_lock(&st->lock);
        if (readval == NULL) {
                st->regs[reg] = writeval & ~(BIT(0) | BIT(1) | BIT(2));
                ret = adf4350_sync_config(st);
                *readval =  st->regs_hw[reg];
                ret = 0;
        }
-       mutex_unlock(&indio_dev->mlock);
+       mutex_unlock(&st->lock);
 
        return ret;
 }
        if (ret)
                return ret;
 
-       mutex_lock(&indio_dev->mlock);
+       mutex_lock(&st->lock);
        switch ((u32)private) {
        case ADF4350_FREQ:
                ret = adf4350_set_freq(st, readin);
        default:
                ret = -EINVAL;
        }
-       mutex_unlock(&indio_dev->mlock);
+       mutex_unlock(&st->lock);
 
        return ret ? ret : len;
 }
        unsigned long long val;
        int ret = 0;
 
-       mutex_lock(&indio_dev->mlock);
+       mutex_lock(&st->lock);
        switch ((u32)private) {
        case ADF4350_FREQ:
                val = (u64)((st->r0_int * st->r1_mod) + st->r0_fract) *
                ret = -EINVAL;
                val = 0;
        }
-       mutex_unlock(&indio_dev->mlock);
+       mutex_unlock(&st->lock);
 
        return ret < 0 ? ret : sprintf(buf, "%llu\n", val);
 }
        indio_dev->channels = &adf4350_chan;
        indio_dev->num_channels = 1;
 
+       mutex_init(&st->lock);
+
        st->chspc = pdata->channel_spacing;
        if (clk) {
                st->clk = clk;