{
        void __iomem *io_base = priv->PortOffset;
        unsigned short ww;
-       unsigned char byOrgDMACtl;
+       unsigned char org_dma_ctl;
 
-       byOrgDMACtl = ioread8(io_base + MAC_REG_RXDMACTL0);
-       if (byOrgDMACtl & DMACTL_RUN)
+       org_dma_ctl = ioread8(io_base + MAC_REG_RXDMACTL0);
+       if (org_dma_ctl & DMACTL_RUN)
                iowrite8(DMACTL_RUN, io_base + MAC_REG_RXDMACTL0 + 2);
 
        for (ww = 0; ww < W_MAX_TIMEOUT; ww++) {
        }
 
        iowrite32(curr_desc_addr, io_base + MAC_REG_RXDMAPTR0);
-       if (byOrgDMACtl & DMACTL_RUN)
+       if (org_dma_ctl & DMACTL_RUN)
                iowrite8(DMACTL_RUN, io_base + MAC_REG_RXDMACTL0);
 }
 
 {
        void __iomem *io_base = priv->PortOffset;
        unsigned short ww;
-       unsigned char byOrgDMACtl;
+       unsigned char org_dma_ctl;
 
-       byOrgDMACtl = ioread8(io_base + MAC_REG_RXDMACTL1);
-       if (byOrgDMACtl & DMACTL_RUN)
+       org_dma_ctl = ioread8(io_base + MAC_REG_RXDMACTL1);
+       if (org_dma_ctl & DMACTL_RUN)
                iowrite8(DMACTL_RUN, io_base + MAC_REG_RXDMACTL1 + 2);
 
        for (ww = 0; ww < W_MAX_TIMEOUT; ww++) {
        }
 
        iowrite32(curr_desc_addr, io_base + MAC_REG_RXDMAPTR1);
-       if (byOrgDMACtl & DMACTL_RUN)
+       if (org_dma_ctl & DMACTL_RUN)
                iowrite8(DMACTL_RUN, io_base + MAC_REG_RXDMACTL1);
 
 }
 {
        void __iomem *io_base = priv->PortOffset;
        unsigned short ww;
-       unsigned char byOrgDMACtl;
+       unsigned char org_dma_ctl;
 
-       byOrgDMACtl = ioread8(io_base + MAC_REG_TXDMACTL0);
-       if (byOrgDMACtl & DMACTL_RUN)
+       org_dma_ctl = ioread8(io_base + MAC_REG_TXDMACTL0);
+       if (org_dma_ctl & DMACTL_RUN)
                iowrite8(DMACTL_RUN, io_base + MAC_REG_TXDMACTL0 + 2);
 
        for (ww = 0; ww < W_MAX_TIMEOUT; ww++) {
        }
 
        iowrite32(curr_desc_addr, io_base + MAC_REG_TXDMAPTR0);
-       if (byOrgDMACtl & DMACTL_RUN)
+       if (org_dma_ctl & DMACTL_RUN)
                iowrite8(DMACTL_RUN, io_base + MAC_REG_TXDMACTL0);
 }
 
 {
        void __iomem *io_base = priv->PortOffset;
        unsigned short ww;
-       unsigned char byOrgDMACtl;
+       unsigned char org_dma_ctl;
 
-       byOrgDMACtl = ioread8(io_base + MAC_REG_AC0DMACTL);
-       if (byOrgDMACtl & DMACTL_RUN)
+       org_dma_ctl = ioread8(io_base + MAC_REG_AC0DMACTL);
+       if (org_dma_ctl & DMACTL_RUN)
                iowrite8(DMACTL_RUN, io_base + MAC_REG_AC0DMACTL + 2);
 
        for (ww = 0; ww < W_MAX_TIMEOUT; ww++) {
        if (ww == W_MAX_TIMEOUT)
                pr_debug(" DBG_PORT80(0x26)\n");
        iowrite32(curr_desc_addr, io_base + MAC_REG_AC0DMAPTR);
-       if (byOrgDMACtl & DMACTL_RUN)
+       if (org_dma_ctl & DMACTL_RUN)
                iowrite8(DMACTL_RUN, io_base + MAC_REG_AC0DMACTL);
 }