/* Receive Software Flush */
 #define IGC_RXDCTL_SWFLUSH             0x04000000
 
-#define IGC_TXDCTL_PTHRESH             8
-#define IGC_TXDCTL_HTHRESH             1
-#define IGC_TXDCTL_WTHRESH             16
+#define IGC_TXDCTL_PTHRESH_MASK                GENMASK(4, 0)
+#define IGC_TXDCTL_HTHRESH_MASK                GENMASK(12, 8)
+#define IGC_TXDCTL_WTHRESH_MASK                GENMASK(20, 16)
+#define IGC_TXDCTL_QUEUE_ENABLE_MASK   GENMASK(25, 25)
+#define IGC_TXDCTL_SWFLUSH_MASK                GENMASK(26, 26)
+#define IGC_TXDCTL_PTHRESH(x)          FIELD_PREP(IGC_TXDCTL_PTHRESH_MASK, (x))
+#define IGC_TXDCTL_HTHRESH(x)          FIELD_PREP(IGC_TXDCTL_HTHRESH_MASK, (x))
+#define IGC_TXDCTL_WTHRESH(x)          FIELD_PREP(IGC_TXDCTL_WTHRESH_MASK, (x))
 /* Ena specific Tx Queue */
-#define IGC_TXDCTL_QUEUE_ENABLE                0x02000000
+#define IGC_TXDCTL_QUEUE_ENABLE                FIELD_PREP(IGC_TXDCTL_QUEUE_ENABLE_MASK, 1)
 /* Transmit Software Flush */
-#define IGC_TXDCTL_SWFLUSH             0x04000000
+#define IGC_TXDCTL_SWFLUSH             FIELD_PREP(IGC_TXDCTL_SWFLUSH_MASK, 1)
 
 #define IGC_RX_DMA_ATTR \
        (DMA_ATTR_SKIP_CPU_SYNC | DMA_ATTR_WEAK_ORDERING)
 
        wr32(IGC_TDH(reg_idx), 0);
        writel(0, ring->tail);
 
-       txdctl |= IGC_TXDCTL_PTHRESH;
-       txdctl |= IGC_TXDCTL_HTHRESH << 8;
-       txdctl |= IGC_TXDCTL_WTHRESH << 16;
+       txdctl |= IGC_TXDCTL_PTHRESH(8) | IGC_TXDCTL_HTHRESH(1) |
+                 IGC_TXDCTL_WTHRESH(16) | IGC_TXDCTL_QUEUE_ENABLE;
 
-       txdctl |= IGC_TXDCTL_QUEUE_ENABLE;
        wr32(IGC_TXDCTL(reg_idx), txdctl);
 }