#define ZYNQ_QSPI_CONFIG_BDRATE_MASK   GENMASK(5, 3) /* Baud Rate Mask */
 #define ZYNQ_QSPI_CONFIG_CPHA_MASK     BIT(2) /* Clock Phase Control */
 #define ZYNQ_QSPI_CONFIG_CPOL_MASK     BIT(1) /* Clock Polarity Control */
-#define ZYNQ_QSPI_CONFIG_SSCTRL_MASK   BIT(10) /* Slave Select Mask */
 #define ZYNQ_QSPI_CONFIG_FWIDTH_MASK   GENMASK(7, 6) /* FIFO width */
 #define ZYNQ_QSPI_CONFIG_MSTREN_MASK   BIT(0) /* Master Mode */
 
  */
 #define ZYNQ_QSPI_CONFIG_BAUD_DIV_MAX  GENMASK(2, 0) /* Baud rate maximum */
 #define ZYNQ_QSPI_CONFIG_BAUD_DIV_SHIFT        3 /* Baud rate divisor shift */
-#define ZYNQ_QSPI_CONFIG_PCS           10 /* Peripheral Chip Select */
+#define ZYNQ_QSPI_CONFIG_PCS           BIT(10) /* Peripheral Chip Select */
 
 /*
  * QSPI Interrupt Registers bit Masks
        struct zynq_qspi *xqspi = spi_controller_get_devdata(ctlr);
        u32 config_reg;
 
+       /* Ground the line to assert the CS */
        config_reg = zynq_qspi_read(xqspi, ZYNQ_QSPI_CONFIG_OFFSET);
-       if (assert) {
-               /* Select the slave */
-               config_reg &= ~ZYNQ_QSPI_CONFIG_SSCTRL_MASK;
-               config_reg |= (((~(BIT(spi->chip_select))) <<
-                               ZYNQ_QSPI_CONFIG_PCS) &
-                               ZYNQ_QSPI_CONFIG_SSCTRL_MASK);
-       } else {
-               config_reg |= ZYNQ_QSPI_CONFIG_SSCTRL_MASK;
-       }
+       if (assert)
+               config_reg &= ~ZYNQ_QSPI_CONFIG_PCS;
+       else
+               config_reg |= ZYNQ_QSPI_CONFIG_PCS;
 
        zynq_qspi_write(xqspi, ZYNQ_QSPI_CONFIG_OFFSET, config_reg);
 }