.clkr.hw.init = &(struct clk_init_data){
                .name = "gcc_cpuss_ahb_clk_src",
                .parent_data = gcc_parent_data_0_ao,
-               .num_parents = 3,
+               .num_parents = ARRAY_SIZE(gcc_parent_data_0_ao),
                .flags = CLK_SET_RATE_PARENT,
                .ops = &clk_rcg2_ops,
        },
        .clkr.hw.init = &(struct clk_init_data){
                .name = "gcc_gp1_clk_src",
                .parent_data = gcc_parent_data_1,
-               .num_parents = 4,
+               .num_parents = ARRAY_SIZE(gcc_parent_data_1),
                .ops = &clk_rcg2_ops,
        },
 };
        .clkr.hw.init = &(struct clk_init_data){
                .name = "gcc_gp2_clk_src",
                .parent_data = gcc_parent_data_1,
-               .num_parents = 4,
+               .num_parents = ARRAY_SIZE(gcc_parent_data_1),
                .ops = &clk_rcg2_ops,
        },
 };
        .clkr.hw.init = &(struct clk_init_data){
                .name = "gcc_gp3_clk_src",
                .parent_data = gcc_parent_data_1,
-               .num_parents = 4,
+               .num_parents = ARRAY_SIZE(gcc_parent_data_1),
                .ops = &clk_rcg2_ops,
        },
 };
        .clkr.hw.init = &(struct clk_init_data){
                .name = "gcc_pcie_0_aux_clk_src",
                .parent_data = gcc_parent_data_2,
-               .num_parents = 2,
+               .num_parents = ARRAY_SIZE(gcc_parent_data_2),
                .ops = &clk_rcg2_ops,
        },
 };
        .clkr.hw.init = &(struct clk_init_data){
                .name = "gcc_pcie_1_aux_clk_src",
                .parent_data = gcc_parent_data_2,
-               .num_parents = 2,
+               .num_parents = ARRAY_SIZE(gcc_parent_data_2),
                .ops = &clk_rcg2_ops,
        },
 };
        .clkr.hw.init = &(struct clk_init_data){
                .name = "gcc_pcie_2_aux_clk_src",
                .parent_data = gcc_parent_data_2,
-               .num_parents = 2,
+               .num_parents = ARRAY_SIZE(gcc_parent_data_2),
                .ops = &clk_rcg2_ops,
        },
 };
        .clkr.hw.init = &(struct clk_init_data){
                .name = "gcc_pcie_phy_refgen_clk_src",
                .parent_data = gcc_parent_data_0_ao,
-               .num_parents = 3,
+               .num_parents = ARRAY_SIZE(gcc_parent_data_0_ao),
                .ops = &clk_rcg2_ops,
        },
 };
        .clkr.hw.init = &(struct clk_init_data){
                .name = "gcc_pdm2_clk_src",
                .parent_data = gcc_parent_data_0,
-               .num_parents = 3,
+               .num_parents = ARRAY_SIZE(gcc_parent_data_0),
                .ops = &clk_rcg2_ops,
        },
 };
 static struct clk_init_data gcc_qupv3_wrap0_s0_clk_src_init = {
        .name = "gcc_qupv3_wrap0_s0_clk_src",
        .parent_data = gcc_parent_data_0,
-       .num_parents = 3,
+       .num_parents = ARRAY_SIZE(gcc_parent_data_0),
        .ops = &clk_rcg2_ops,
 };
 
 static struct clk_init_data gcc_qupv3_wrap0_s1_clk_src_init = {
        .name = "gcc_qupv3_wrap0_s1_clk_src",
        .parent_data = gcc_parent_data_0,
-       .num_parents = 3,
+       .num_parents = ARRAY_SIZE(gcc_parent_data_0),
        .ops = &clk_rcg2_ops,
 };
 
 static struct clk_init_data gcc_qupv3_wrap0_s2_clk_src_init = {
        .name = "gcc_qupv3_wrap0_s2_clk_src",
        .parent_data = gcc_parent_data_0,
-       .num_parents = 3,
+       .num_parents = ARRAY_SIZE(gcc_parent_data_0),
        .ops = &clk_rcg2_ops,
 };
 
 static struct clk_init_data gcc_qupv3_wrap0_s3_clk_src_init = {
        .name = "gcc_qupv3_wrap0_s3_clk_src",
        .parent_data = gcc_parent_data_0,
-       .num_parents = 3,
+       .num_parents = ARRAY_SIZE(gcc_parent_data_0),
        .ops = &clk_rcg2_ops,
 };
 
 static struct clk_init_data gcc_qupv3_wrap0_s4_clk_src_init = {
        .name = "gcc_qupv3_wrap0_s4_clk_src",
        .parent_data = gcc_parent_data_0,
-       .num_parents = 3,
+       .num_parents = ARRAY_SIZE(gcc_parent_data_0),
        .ops = &clk_rcg2_ops,
 };
 
 static struct clk_init_data gcc_qupv3_wrap0_s5_clk_src_init = {
        .name = "gcc_qupv3_wrap0_s5_clk_src",
        .parent_data = gcc_parent_data_0,
-       .num_parents = 3,
+       .num_parents = ARRAY_SIZE(gcc_parent_data_0),
        .ops = &clk_rcg2_ops,
 };
 
 static struct clk_init_data gcc_qupv3_wrap0_s6_clk_src_init = {
        .name = "gcc_qupv3_wrap0_s6_clk_src",
        .parent_data = gcc_parent_data_0,
-       .num_parents = 3,
+       .num_parents = ARRAY_SIZE(gcc_parent_data_0),
        .ops = &clk_rcg2_ops,
 };
 
 static struct clk_init_data gcc_qupv3_wrap0_s7_clk_src_init = {
        .name = "gcc_qupv3_wrap0_s7_clk_src",
        .parent_data = gcc_parent_data_0,
-       .num_parents = 3,
+       .num_parents = ARRAY_SIZE(gcc_parent_data_0),
        .ops = &clk_rcg2_ops,
 };
 
 static struct clk_init_data gcc_qupv3_wrap1_s0_clk_src_init = {
        .name = "gcc_qupv3_wrap1_s0_clk_src",
        .parent_data = gcc_parent_data_0,
-       .num_parents = 3,
+       .num_parents = ARRAY_SIZE(gcc_parent_data_0),
        .ops = &clk_rcg2_ops,
 };
 
 static struct clk_init_data gcc_qupv3_wrap1_s1_clk_src_init = {
        .name = "gcc_qupv3_wrap1_s1_clk_src",
        .parent_data = gcc_parent_data_0,
-       .num_parents = 3,
+       .num_parents = ARRAY_SIZE(gcc_parent_data_0),
        .ops = &clk_rcg2_ops,
 };
 
 static struct clk_init_data gcc_qupv3_wrap1_s2_clk_src_init = {
        .name = "gcc_qupv3_wrap1_s2_clk_src",
        .parent_data = gcc_parent_data_0,
-       .num_parents = 3,
+       .num_parents = ARRAY_SIZE(gcc_parent_data_0),
        .ops = &clk_rcg2_ops,
 };
 
 static struct clk_init_data gcc_qupv3_wrap1_s3_clk_src_init = {
        .name = "gcc_qupv3_wrap1_s3_clk_src",
        .parent_data = gcc_parent_data_0,
-       .num_parents = 3,
+       .num_parents = ARRAY_SIZE(gcc_parent_data_0),
        .ops = &clk_rcg2_ops,
 };
 
 static struct clk_init_data gcc_qupv3_wrap1_s4_clk_src_init = {
        .name = "gcc_qupv3_wrap1_s4_clk_src",
        .parent_data = gcc_parent_data_0,
-       .num_parents = 3,
+       .num_parents = ARRAY_SIZE(gcc_parent_data_0),
        .ops = &clk_rcg2_ops,
 };
 
 static struct clk_init_data gcc_qupv3_wrap1_s5_clk_src_init = {
        .name = "gcc_qupv3_wrap1_s5_clk_src",
        .parent_data = gcc_parent_data_0,
-       .num_parents = 3,
+       .num_parents = ARRAY_SIZE(gcc_parent_data_0),
        .ops = &clk_rcg2_ops,
 };
 
 static struct clk_init_data gcc_qupv3_wrap2_s0_clk_src_init = {
        .name = "gcc_qupv3_wrap2_s0_clk_src",
        .parent_data = gcc_parent_data_0,
-       .num_parents = 3,
+       .num_parents = ARRAY_SIZE(gcc_parent_data_0),
        .ops = &clk_rcg2_ops,
 };
 
 static struct clk_init_data gcc_qupv3_wrap2_s1_clk_src_init = {
        .name = "gcc_qupv3_wrap2_s1_clk_src",
        .parent_data = gcc_parent_data_0,
-       .num_parents = 3,
+       .num_parents = ARRAY_SIZE(gcc_parent_data_0),
        .ops = &clk_rcg2_ops,
 };
 
 static struct clk_init_data gcc_qupv3_wrap2_s2_clk_src_init = {
        .name = "gcc_qupv3_wrap2_s2_clk_src",
        .parent_data = gcc_parent_data_0,
-       .num_parents = 3,
+       .num_parents = ARRAY_SIZE(gcc_parent_data_0),
        .ops = &clk_rcg2_ops,
 };
 
 static struct clk_init_data gcc_qupv3_wrap2_s3_clk_src_init = {
        .name = "gcc_qupv3_wrap2_s3_clk_src",
        .parent_data = gcc_parent_data_0,
-       .num_parents = 3,
+       .num_parents = ARRAY_SIZE(gcc_parent_data_0),
        .ops = &clk_rcg2_ops,
 };
 
 static struct clk_init_data gcc_qupv3_wrap2_s4_clk_src_init = {
        .name = "gcc_qupv3_wrap2_s4_clk_src",
        .parent_data = gcc_parent_data_0,
-       .num_parents = 3,
+       .num_parents = ARRAY_SIZE(gcc_parent_data_0),
        .ops = &clk_rcg2_ops,
 };
 
 static struct clk_init_data gcc_qupv3_wrap2_s5_clk_src_init = {
        .name = "gcc_qupv3_wrap2_s5_clk_src",
        .parent_data = gcc_parent_data_0,
-       .num_parents = 3,
+       .num_parents = ARRAY_SIZE(gcc_parent_data_0),
        .ops = &clk_rcg2_ops,
 };
 
        .clkr.hw.init = &(struct clk_init_data){
                .name = "gcc_sdcc2_apps_clk_src",
                .parent_data = gcc_parent_data_4,
-               .num_parents = 5,
+               .num_parents = ARRAY_SIZE(gcc_parent_data_4),
                .ops = &clk_rcg2_floor_ops,
        },
 };
        .clkr.hw.init = &(struct clk_init_data){
                .name = "gcc_sdcc4_apps_clk_src",
                .parent_data = gcc_parent_data_0,
-               .num_parents = 3,
+               .num_parents = ARRAY_SIZE(gcc_parent_data_0),
                .ops = &clk_rcg2_floor_ops,
        },
 };
        .clkr.hw.init = &(struct clk_init_data){
                .name = "gcc_tsif_ref_clk_src",
                .parent_data = gcc_parent_data_5,
-               .num_parents = 4,
+               .num_parents = ARRAY_SIZE(gcc_parent_data_5),
                .ops = &clk_rcg2_ops,
        },
 };
        .clkr.hw.init = &(struct clk_init_data){
                .name = "gcc_ufs_card_axi_clk_src",
                .parent_data = gcc_parent_data_0,
-               .num_parents = 3,
+               .num_parents = ARRAY_SIZE(gcc_parent_data_0),
                .ops = &clk_rcg2_ops,
        },
 };
        .clkr.hw.init = &(struct clk_init_data){
                .name = "gcc_ufs_card_ice_core_clk_src",
                .parent_data = gcc_parent_data_0,
-               .num_parents = 3,
+               .num_parents = ARRAY_SIZE(gcc_parent_data_0),
                .ops = &clk_rcg2_ops,
        },
 };
        .clkr.hw.init = &(struct clk_init_data){
                .name = "gcc_ufs_card_phy_aux_clk_src",
                .parent_data = gcc_parent_data_3,
-               .num_parents = 1,
+               .num_parents = ARRAY_SIZE(gcc_parent_data_3),
                .ops = &clk_rcg2_ops,
        },
 };
        .clkr.hw.init = &(struct clk_init_data){
                .name = "gcc_ufs_card_unipro_core_clk_src",
                .parent_data = gcc_parent_data_0,
-               .num_parents = 3,
+               .num_parents = ARRAY_SIZE(gcc_parent_data_0),
                .ops = &clk_rcg2_ops,
        },
 };
        .clkr.hw.init = &(struct clk_init_data){
                .name = "gcc_ufs_phy_axi_clk_src",
                .parent_data = gcc_parent_data_0,
-               .num_parents = 3,
+               .num_parents = ARRAY_SIZE(gcc_parent_data_0),
                .ops = &clk_rcg2_ops,
        },
 };
        .clkr.hw.init = &(struct clk_init_data){
                .name = "gcc_ufs_phy_ice_core_clk_src",
                .parent_data = gcc_parent_data_0,
-               .num_parents = 3,
+               .num_parents = ARRAY_SIZE(gcc_parent_data_0),
                .ops = &clk_rcg2_ops,
        },
 };
        .clkr.hw.init = &(struct clk_init_data){
                .name = "gcc_ufs_phy_phy_aux_clk_src",
                .parent_data = gcc_parent_data_3,
-               .num_parents = 1,
+               .num_parents = ARRAY_SIZE(gcc_parent_data_3),
                .ops = &clk_rcg2_ops,
        },
 };
        .clkr.hw.init = &(struct clk_init_data){
                .name = "gcc_ufs_phy_unipro_core_clk_src",
                .parent_data = gcc_parent_data_0,
-               .num_parents = 3,
+               .num_parents = ARRAY_SIZE(gcc_parent_data_0),
                .ops = &clk_rcg2_ops,
        },
 };
        .clkr.hw.init = &(struct clk_init_data){
                .name = "gcc_usb30_prim_master_clk_src",
                .parent_data = gcc_parent_data_0,
-               .num_parents = 3,
+               .num_parents = ARRAY_SIZE(gcc_parent_data_0),
                .ops = &clk_rcg2_ops,
        },
 };
        .clkr.hw.init = &(struct clk_init_data){
                .name = "gcc_usb30_prim_mock_utmi_clk_src",
                .parent_data = gcc_parent_data_0,
-               .num_parents = 3,
+               .num_parents = ARRAY_SIZE(gcc_parent_data_0),
                .ops = &clk_rcg2_ops,
        },
 };
        .clkr.hw.init = &(struct clk_init_data){
                .name = "gcc_usb30_sec_master_clk_src",
                .parent_data = gcc_parent_data_0,
-               .num_parents = 3,
+               .num_parents = ARRAY_SIZE(gcc_parent_data_0),
                .ops = &clk_rcg2_ops,
        },
 };
        .clkr.hw.init = &(struct clk_init_data){
                .name = "gcc_usb30_sec_mock_utmi_clk_src",
                .parent_data = gcc_parent_data_0,
-               .num_parents = 3,
+               .num_parents = ARRAY_SIZE(gcc_parent_data_0),
                .ops = &clk_rcg2_ops,
        },
 };
        .clkr.hw.init = &(struct clk_init_data){
                .name = "gcc_usb3_prim_phy_aux_clk_src",
                .parent_data = gcc_parent_data_2,
-               .num_parents = 2,
+               .num_parents = ARRAY_SIZE(gcc_parent_data_2),
                .ops = &clk_rcg2_ops,
        },
 };
        .clkr.hw.init = &(struct clk_init_data){
                .name = "gcc_usb3_sec_phy_aux_clk_src",
                .parent_data = gcc_parent_data_2,
-               .num_parents = 2,
+               .num_parents = ARRAY_SIZE(gcc_parent_data_2),
                .ops = &clk_rcg2_ops,
        },
 };