]> www.infradead.org Git - users/hch/misc.git/commitdiff
net: dsa: mv88e6xxx: prefix Port Default VLAN macros
authorVivien Didelot <vivien.didelot@savoirfairelinux.com>
Mon, 12 Jun 2017 16:37:40 +0000 (12:37 -0400)
committerDavid S. Miller <davem@davemloft.net>
Tue, 13 Jun 2017 15:23:11 +0000 (11:23 -0400)
For implicit namespacing and clarity, prefix the common Port Default
VLAN Register macros with MV88E6XXX_PORT_DEFAULT_VLAN.

Document the register and prefer ordered hex masks values for all
Marvell 16-bit registers.

Signed-off-by: Vivien Didelot <vivien.didelot@savoirfairelinux.com>
Signed-off-by: David S. Miller <davem@davemloft.net>
drivers/net/dsa/mv88e6xxx/chip.c
drivers/net/dsa/mv88e6xxx/port.c
drivers/net/dsa/mv88e6xxx/port.h

index b1a8cbe1c21506f3645fde4a1ab415c396e526ae..937a43d37f377390b3350665ee775d08298f1fdc 100644 (file)
@@ -1950,7 +1950,7 @@ static int mv88e6xxx_setup_port(struct mv88e6xxx_chip *chip, int port)
        /* Default VLAN ID and priority: don't set a default VLAN
         * ID, and set the default packet priority to zero.
         */
-       return mv88e6xxx_port_write(chip, port, PORT_DEFAULT_VLAN, 0x0000);
+       return mv88e6xxx_port_write(chip, port, MV88E6XXX_PORT_DEFAULT_VLAN, 0);
 }
 
 static int mv88e6xxx_port_enable(struct dsa_switch *ds, int port,
index 3cd3b4b7c944a9f584a0043f90272203afcc1172..77e4048962d1b581807b7f5cf7588e5d59796162 100644 (file)
@@ -706,11 +706,12 @@ int mv88e6xxx_port_get_pvid(struct mv88e6xxx_chip *chip, int port, u16 *pvid)
        u16 reg;
        int err;
 
-       err = mv88e6xxx_port_read(chip, port, PORT_DEFAULT_VLAN, &reg);
+       err = mv88e6xxx_port_read(chip, port, MV88E6XXX_PORT_DEFAULT_VLAN,
+                                 &reg);
        if (err)
                return err;
 
-       *pvid = reg & PORT_DEFAULT_VLAN_MASK;
+       *pvid = reg & MV88E6XXX_PORT_DEFAULT_VLAN_MASK;
 
        return 0;
 }
@@ -720,14 +721,16 @@ int mv88e6xxx_port_set_pvid(struct mv88e6xxx_chip *chip, int port, u16 pvid)
        u16 reg;
        int err;
 
-       err = mv88e6xxx_port_read(chip, port, PORT_DEFAULT_VLAN, &reg);
+       err = mv88e6xxx_port_read(chip, port, MV88E6XXX_PORT_DEFAULT_VLAN,
+                                 &reg);
        if (err)
                return err;
 
-       reg &= ~PORT_DEFAULT_VLAN_MASK;
-       reg |= pvid & PORT_DEFAULT_VLAN_MASK;
+       reg &= ~MV88E6XXX_PORT_DEFAULT_VLAN_MASK;
+       reg |= pvid & MV88E6XXX_PORT_DEFAULT_VLAN_MASK;
 
-       err = mv88e6xxx_port_write(chip, port, PORT_DEFAULT_VLAN, reg);
+       err = mv88e6xxx_port_write(chip, port, MV88E6XXX_PORT_DEFAULT_VLAN,
+                                  reg);
        if (err)
                return err;
 
index 23d94f61cac7a0ec07c97dc1d25020f37f78c360..44ac1327e9a2413f3c002b65eb8b22e629fe1fe6 100644 (file)
 #define MV88E6XXX_PORT_BASE_VLAN               0x06
 #define MV88E6XXX_PORT_BASE_VLAN_FID_3_0_MASK  0xf000
 
-#define PORT_DEFAULT_VLAN      0x07
-#define PORT_DEFAULT_VLAN_MASK 0xfff
+/* Offset 0x07: Default Port VLAN ID & Priority */
+#define MV88E6XXX_PORT_DEFAULT_VLAN            0x07
+#define MV88E6XXX_PORT_DEFAULT_VLAN_MASK       0x0fff
+
 #define PORT_CONTROL_2         0x08
 #define PORT_CONTROL_2_IGNORE_FCS      BIT(15)
 #define PORT_CONTROL_2_VTU_PRI_OVERRIDE        BIT(14)