GEN4_CORE_CLK_FREQ
 };
 
-struct tegra_pcie_dw {
+struct tegra194_pcie {
        struct device *dev;
        struct resource *appl_res;
        struct resource *dbi_res;
        int ep_state;
 };
 
-struct tegra_pcie_dw_of_data {
+struct tegra194_pcie_of_data {
        enum dw_pcie_device_mode mode;
 };
 
-static inline struct tegra_pcie_dw *to_tegra_pcie(struct dw_pcie *pci)
+static inline struct tegra194_pcie *to_tegra_pcie(struct dw_pcie *pci)
 {
-       return container_of(pci, struct tegra_pcie_dw, pci);
+       return container_of(pci, struct tegra194_pcie, pci);
 }
 
-static inline void appl_writel(struct tegra_pcie_dw *pcie, const u32 value,
+static inline void appl_writel(struct tegra194_pcie *pcie, const u32 value,
                               const u32 reg)
 {
        writel_relaxed(value, pcie->appl_base + reg);
 }
 
-static inline u32 appl_readl(struct tegra_pcie_dw *pcie, const u32 reg)
+static inline u32 appl_readl(struct tegra194_pcie *pcie, const u32 reg)
 {
        return readl_relaxed(pcie->appl_base + reg);
 }
 static void apply_bad_link_workaround(struct pcie_port *pp)
 {
        struct dw_pcie *pci = to_dw_pcie_from_pp(pp);
-       struct tegra_pcie_dw *pcie = to_tegra_pcie(pci);
+       struct tegra194_pcie *pcie = to_tegra_pcie(pci);
        u32 current_link_width;
        u16 val;
 
 
 static irqreturn_t tegra_pcie_rp_irq_handler(int irq, void *arg)
 {
-       struct tegra_pcie_dw *pcie = arg;
+       struct tegra194_pcie *pcie = arg;
        struct dw_pcie *pci = &pcie->pci;
        struct pcie_port *pp = &pci->pp;
        u32 val, tmp;
        return IRQ_HANDLED;
 }
 
-static void pex_ep_event_hot_rst_done(struct tegra_pcie_dw *pcie)
+static void pex_ep_event_hot_rst_done(struct tegra194_pcie *pcie)
 {
        u32 val;
 
 
 static irqreturn_t tegra_pcie_ep_irq_thread(int irq, void *arg)
 {
-       struct tegra_pcie_dw *pcie = arg;
+       struct tegra194_pcie *pcie = arg;
        struct dw_pcie *pci = &pcie->pci;
        u32 val, speed;
 
 
 static irqreturn_t tegra_pcie_ep_hard_irq(int irq, void *arg)
 {
-       struct tegra_pcie_dw *pcie = arg;
+       struct tegra194_pcie *pcie = arg;
        struct dw_pcie_ep *ep = &pcie->pci.ep;
        int spurious = 1;
        u32 status_l0, status_l1, link_status;
        return IRQ_HANDLED;
 }
 
-static int tegra_pcie_dw_rd_own_conf(struct pci_bus *bus, u32 devfn, int where,
+static int tegra194_pcie_rd_own_conf(struct pci_bus *bus, u32 devfn, int where,
                                     int size, u32 *val)
 {
        /*
        return pci_generic_config_read(bus, devfn, where, size, val);
 }
 
-static int tegra_pcie_dw_wr_own_conf(struct pci_bus *bus, u32 devfn, int where,
+static int tegra194_pcie_wr_own_conf(struct pci_bus *bus, u32 devfn, int where,
                                     int size, u32 val)
 {
        /*
 
 static struct pci_ops tegra_pci_ops = {
        .map_bus = dw_pcie_own_conf_map_bus,
-       .read = tegra_pcie_dw_rd_own_conf,
-       .write = tegra_pcie_dw_wr_own_conf,
+       .read = tegra194_pcie_rd_own_conf,
+       .write = tegra194_pcie_wr_own_conf,
 };
 
 #if defined(CONFIG_PCIEASPM)
        0x1dc
 };
 
-static void disable_aspm_l11(struct tegra_pcie_dw *pcie)
+static void disable_aspm_l11(struct tegra194_pcie *pcie)
 {
        u32 val;
 
        dw_pcie_writel_dbi(&pcie->pci, pcie->cfg_link_cap_l1sub, val);
 }
 
-static void disable_aspm_l12(struct tegra_pcie_dw *pcie)
+static void disable_aspm_l12(struct tegra194_pcie *pcie)
 {
        u32 val;
 
        dw_pcie_writel_dbi(&pcie->pci, pcie->cfg_link_cap_l1sub, val);
 }
 
-static inline u32 event_counter_prog(struct tegra_pcie_dw *pcie, u32 event)
+static inline u32 event_counter_prog(struct tegra194_pcie *pcie, u32 event)
 {
        u32 val;
 
 
 static int aspm_state_cnt(struct seq_file *s, void *data)
 {
-       struct tegra_pcie_dw *pcie = (struct tegra_pcie_dw *)
+       struct tegra194_pcie *pcie = (struct tegra194_pcie *)
                                     dev_get_drvdata(s->private);
        u32 val;
 
        return 0;
 }
 
-static void init_host_aspm(struct tegra_pcie_dw *pcie)
+static void init_host_aspm(struct tegra194_pcie *pcie)
 {
        struct dw_pcie *pci = &pcie->pci;
        u32 val;
        dw_pcie_writel_dbi(pci, PCIE_PORT_AFR, val);
 }
 
-static void init_debugfs(struct tegra_pcie_dw *pcie)
+static void init_debugfs(struct tegra194_pcie *pcie)
 {
        debugfs_create_devm_seqfile(pcie->dev, "aspm_state_cnt", pcie->debugfs,
                                    aspm_state_cnt);
 }
 #else
-static inline void disable_aspm_l12(struct tegra_pcie_dw *pcie) { return; }
-static inline void disable_aspm_l11(struct tegra_pcie_dw *pcie) { return; }
-static inline void init_host_aspm(struct tegra_pcie_dw *pcie) { return; }
-static inline void init_debugfs(struct tegra_pcie_dw *pcie) { return; }
+static inline void disable_aspm_l12(struct tegra194_pcie *pcie) { return; }
+static inline void disable_aspm_l11(struct tegra194_pcie *pcie) { return; }
+static inline void init_host_aspm(struct tegra194_pcie *pcie) { return; }
+static inline void init_debugfs(struct tegra194_pcie *pcie) { return; }
 #endif
 
 static void tegra_pcie_enable_system_interrupts(struct pcie_port *pp)
 {
        struct dw_pcie *pci = to_dw_pcie_from_pp(pp);
-       struct tegra_pcie_dw *pcie = to_tegra_pcie(pci);
+       struct tegra194_pcie *pcie = to_tegra_pcie(pci);
        u32 val;
        u16 val_w;
 
 static void tegra_pcie_enable_legacy_interrupts(struct pcie_port *pp)
 {
        struct dw_pcie *pci = to_dw_pcie_from_pp(pp);
-       struct tegra_pcie_dw *pcie = to_tegra_pcie(pci);
+       struct tegra194_pcie *pcie = to_tegra_pcie(pci);
        u32 val;
 
        /* Enable legacy interrupt generation */
 static void tegra_pcie_enable_msi_interrupts(struct pcie_port *pp)
 {
        struct dw_pcie *pci = to_dw_pcie_from_pp(pp);
-       struct tegra_pcie_dw *pcie = to_tegra_pcie(pci);
+       struct tegra194_pcie *pcie = to_tegra_pcie(pci);
        u32 val;
 
        /* Enable MSI interrupt generation */
 static void tegra_pcie_enable_interrupts(struct pcie_port *pp)
 {
        struct dw_pcie *pci = to_dw_pcie_from_pp(pp);
-       struct tegra_pcie_dw *pcie = to_tegra_pcie(pci);
+       struct tegra194_pcie *pcie = to_tegra_pcie(pci);
 
        /* Clear interrupt statuses before enabling interrupts */
        appl_writel(pcie, 0xFFFFFFFF, APPL_INTR_STATUS_L0);
                tegra_pcie_enable_msi_interrupts(pp);
 }
 
-static void config_gen3_gen4_eq_presets(struct tegra_pcie_dw *pcie)
+static void config_gen3_gen4_eq_presets(struct tegra194_pcie *pcie)
 {
        struct dw_pcie *pci = &pcie->pci;
        u32 val, offset, i;
        dw_pcie_writel_dbi(pci, GEN3_RELATED_OFF, val);
 }
 
-static int tegra_pcie_dw_host_init(struct pcie_port *pp)
+static int tegra194_pcie_host_init(struct pcie_port *pp)
 {
        struct dw_pcie *pci = to_dw_pcie_from_pp(pp);
-       struct tegra_pcie_dw *pcie = to_tegra_pcie(pci);
+       struct tegra194_pcie *pcie = to_tegra_pcie(pci);
        u32 val;
 
        pp->bridge->ops = &tegra_pci_ops;
        return 0;
 }
 
-static int tegra_pcie_dw_start_link(struct dw_pcie *pci)
+static int tegra194_pcie_start_link(struct dw_pcie *pci)
 {
        u32 val, offset, speed, tmp;
-       struct tegra_pcie_dw *pcie = to_tegra_pcie(pci);
+       struct tegra194_pcie *pcie = to_tegra_pcie(pci);
        struct pcie_port *pp = &pci->pp;
        bool retry = true;
 
                val &= ~PCI_DLF_EXCHANGE_ENABLE;
                dw_pcie_writel_dbi(pci, offset, val);
 
-               tegra_pcie_dw_host_init(pp);
+               tegra194_pcie_host_init(pp);
                dw_pcie_setup_rc(pp);
 
                retry = false;
        return 0;
 }
 
-static int tegra_pcie_dw_link_up(struct dw_pcie *pci)
+static int tegra194_pcie_link_up(struct dw_pcie *pci)
 {
-       struct tegra_pcie_dw *pcie = to_tegra_pcie(pci);
+       struct tegra194_pcie *pcie = to_tegra_pcie(pci);
        u32 val = dw_pcie_readw_dbi(pci, pcie->pcie_cap_base + PCI_EXP_LNKSTA);
 
        return !!(val & PCI_EXP_LNKSTA_DLLLA);
 }
 
-static void tegra_pcie_dw_stop_link(struct dw_pcie *pci)
+static void tegra194_pcie_stop_link(struct dw_pcie *pci)
 {
-       struct tegra_pcie_dw *pcie = to_tegra_pcie(pci);
+       struct tegra194_pcie *pcie = to_tegra_pcie(pci);
 
        disable_irq(pcie->pex_rst_irq);
 }
 
 static const struct dw_pcie_ops tegra_dw_pcie_ops = {
-       .link_up = tegra_pcie_dw_link_up,
-       .start_link = tegra_pcie_dw_start_link,
-       .stop_link = tegra_pcie_dw_stop_link,
+       .link_up = tegra194_pcie_link_up,
+       .start_link = tegra194_pcie_start_link,
+       .stop_link = tegra194_pcie_stop_link,
 };
 
-static const struct dw_pcie_host_ops tegra_pcie_dw_host_ops = {
-       .host_init = tegra_pcie_dw_host_init,
+static const struct dw_pcie_host_ops tegra194_pcie_host_ops = {
+       .host_init = tegra194_pcie_host_init,
 };
 
-static void tegra_pcie_disable_phy(struct tegra_pcie_dw *pcie)
+static void tegra_pcie_disable_phy(struct tegra194_pcie *pcie)
 {
        unsigned int phy_count = pcie->phy_count;
 
        }
 }
 
-static int tegra_pcie_enable_phy(struct tegra_pcie_dw *pcie)
+static int tegra_pcie_enable_phy(struct tegra194_pcie *pcie)
 {
        unsigned int i;
        int ret;
        return ret;
 }
 
-static int tegra_pcie_dw_parse_dt(struct tegra_pcie_dw *pcie)
+static int tegra194_pcie_parse_dt(struct tegra194_pcie *pcie)
 {
        struct platform_device *pdev = to_platform_device(pcie->dev);
        struct device_node *np = pcie->dev->of_node;
        return 0;
 }
 
-static int tegra_pcie_bpmp_set_ctrl_state(struct tegra_pcie_dw *pcie,
+static int tegra_pcie_bpmp_set_ctrl_state(struct tegra194_pcie *pcie,
                                          bool enable)
 {
        struct mrq_uphy_response resp;
        return tegra_bpmp_transfer(pcie->bpmp, &msg);
 }
 
-static int tegra_pcie_bpmp_set_pll_state(struct tegra_pcie_dw *pcie,
+static int tegra_pcie_bpmp_set_pll_state(struct tegra194_pcie *pcie,
                                         bool enable)
 {
        struct mrq_uphy_response resp;
        return tegra_bpmp_transfer(pcie->bpmp, &msg);
 }
 
-static void tegra_pcie_downstream_dev_to_D0(struct tegra_pcie_dw *pcie)
+static void tegra_pcie_downstream_dev_to_D0(struct tegra194_pcie *pcie)
 {
        struct pcie_port *pp = &pcie->pci.pp;
        struct pci_bus *child, *root_bus = NULL;
        }
 }
 
-static int tegra_pcie_get_slot_regulators(struct tegra_pcie_dw *pcie)
+static int tegra_pcie_get_slot_regulators(struct tegra194_pcie *pcie)
 {
        pcie->slot_ctl_3v3 = devm_regulator_get_optional(pcie->dev, "vpcie3v3");
        if (IS_ERR(pcie->slot_ctl_3v3)) {
        return 0;
 }
 
-static int tegra_pcie_enable_slot_regulators(struct tegra_pcie_dw *pcie)
+static int tegra_pcie_enable_slot_regulators(struct tegra194_pcie *pcie)
 {
        int ret;
 
        return ret;
 }
 
-static void tegra_pcie_disable_slot_regulators(struct tegra_pcie_dw *pcie)
+static void tegra_pcie_disable_slot_regulators(struct tegra194_pcie *pcie)
 {
        if (pcie->slot_ctl_12v)
                regulator_disable(pcie->slot_ctl_12v);
                regulator_disable(pcie->slot_ctl_3v3);
 }
 
-static int tegra_pcie_config_controller(struct tegra_pcie_dw *pcie,
+static int tegra_pcie_config_controller(struct tegra194_pcie *pcie,
                                        bool en_hw_hot_rst)
 {
        int ret;
        return ret;
 }
 
-static void tegra_pcie_unconfig_controller(struct tegra_pcie_dw *pcie)
+static void tegra_pcie_unconfig_controller(struct tegra194_pcie *pcie)
 {
        int ret;
 
                        pcie->cid, ret);
 }
 
-static int tegra_pcie_init_controller(struct tegra_pcie_dw *pcie)
+static int tegra_pcie_init_controller(struct tegra194_pcie *pcie)
 {
        struct dw_pcie *pci = &pcie->pci;
        struct pcie_port *pp = &pci->pp;
        if (ret < 0)
                return ret;
 
-       pp->ops = &tegra_pcie_dw_host_ops;
+       pp->ops = &tegra194_pcie_host_ops;
 
        ret = dw_pcie_host_init(pp);
        if (ret < 0) {
        return ret;
 }
 
-static int tegra_pcie_try_link_l2(struct tegra_pcie_dw *pcie)
+static int tegra_pcie_try_link_l2(struct tegra194_pcie *pcie)
 {
        u32 val;
 
-       if (!tegra_pcie_dw_link_up(&pcie->pci))
+       if (!tegra194_pcie_link_up(&pcie->pci))
                return 0;
 
        val = appl_readl(pcie, APPL_RADM_STATUS);
                                 1, PME_ACK_TIMEOUT);
 }
 
-static void tegra_pcie_dw_pme_turnoff(struct tegra_pcie_dw *pcie)
+static void tegra194_pcie_pme_turnoff(struct tegra194_pcie *pcie)
 {
        u32 data;
        int err;
 
-       if (!tegra_pcie_dw_link_up(&pcie->pci)) {
+       if (!tegra194_pcie_link_up(&pcie->pci)) {
                dev_dbg(pcie->dev, "PCIe link is not up...!\n");
                return;
        }
        appl_writel(pcie, data, APPL_PINMUX);
 }
 
-static void tegra_pcie_deinit_controller(struct tegra_pcie_dw *pcie)
+static void tegra_pcie_deinit_controller(struct tegra194_pcie *pcie)
 {
        tegra_pcie_downstream_dev_to_D0(pcie);
        dw_pcie_host_deinit(&pcie->pci.pp);
-       tegra_pcie_dw_pme_turnoff(pcie);
+       tegra194_pcie_pme_turnoff(pcie);
        tegra_pcie_unconfig_controller(pcie);
 }
 
-static int tegra_pcie_config_rp(struct tegra_pcie_dw *pcie)
+static int tegra_pcie_config_rp(struct tegra194_pcie *pcie)
 {
        struct device *dev = pcie->dev;
        char *name;
                goto fail_pm_get_sync;
        }
 
-       pcie->link_state = tegra_pcie_dw_link_up(&pcie->pci);
+       pcie->link_state = tegra194_pcie_link_up(&pcie->pci);
        if (!pcie->link_state) {
                ret = -ENOMEDIUM;
                goto fail_host_init;
        return ret;
 }
 
-static void pex_ep_event_pex_rst_assert(struct tegra_pcie_dw *pcie)
+static void pex_ep_event_pex_rst_assert(struct tegra194_pcie *pcie)
 {
        u32 val;
        int ret;
        dev_dbg(pcie->dev, "Uninitialization of endpoint is completed\n");
 }
 
-static void pex_ep_event_pex_rst_deassert(struct tegra_pcie_dw *pcie)
+static void pex_ep_event_pex_rst_deassert(struct tegra194_pcie *pcie)
 {
        struct dw_pcie *pci = &pcie->pci;
        struct dw_pcie_ep *ep = &pci->ep;
 
 static irqreturn_t tegra_pcie_ep_pex_rst_irq(int irq, void *arg)
 {
-       struct tegra_pcie_dw *pcie = arg;
+       struct tegra194_pcie *pcie = arg;
 
        if (gpiod_get_value(pcie->pex_rst_gpiod))
                pex_ep_event_pex_rst_assert(pcie);
        return IRQ_HANDLED;
 }
 
-static int tegra_pcie_ep_raise_legacy_irq(struct tegra_pcie_dw *pcie, u16 irq)
+static int tegra_pcie_ep_raise_legacy_irq(struct tegra194_pcie *pcie, u16 irq)
 {
        /* Tegra194 supports only INTA */
        if (irq > 1)
        return 0;
 }
 
-static int tegra_pcie_ep_raise_msi_irq(struct tegra_pcie_dw *pcie, u16 irq)
+static int tegra_pcie_ep_raise_msi_irq(struct tegra194_pcie *pcie, u16 irq)
 {
        if (unlikely(irq > 31))
                return -EINVAL;
        return 0;
 }
 
-static int tegra_pcie_ep_raise_msix_irq(struct tegra_pcie_dw *pcie, u16 irq)
+static int tegra_pcie_ep_raise_msix_irq(struct tegra194_pcie *pcie, u16 irq)
 {
        struct dw_pcie_ep *ep = &pcie->pci.ep;
 
                                   u16 interrupt_num)
 {
        struct dw_pcie *pci = to_dw_pcie_from_ep(ep);
-       struct tegra_pcie_dw *pcie = to_tegra_pcie(pci);
+       struct tegra194_pcie *pcie = to_tegra_pcie(pci);
 
        switch (type) {
        case PCI_EPC_IRQ_LEGACY:
        .get_features = tegra_pcie_ep_get_features,
 };
 
-static int tegra_pcie_config_ep(struct tegra_pcie_dw *pcie,
+static int tegra_pcie_config_ep(struct tegra194_pcie *pcie,
                                struct platform_device *pdev)
 {
        struct dw_pcie *pci = &pcie->pci;
        return 0;
 }
 
-static int tegra_pcie_dw_probe(struct platform_device *pdev)
+static int tegra194_pcie_probe(struct platform_device *pdev)
 {
-       const struct tegra_pcie_dw_of_data *data;
+       const struct tegra194_pcie_of_data *data;
        struct device *dev = &pdev->dev;
        struct resource *atu_dma_res;
-       struct tegra_pcie_dw *pcie;
+       struct tegra194_pcie *pcie;
        struct pcie_port *pp;
        struct dw_pcie *pci;
        struct phy **phys;
        pcie->dev = &pdev->dev;
        pcie->mode = (enum dw_pcie_device_mode)data->mode;
 
-       ret = tegra_pcie_dw_parse_dt(pcie);
+       ret = tegra194_pcie_parse_dt(pcie);
        if (ret < 0) {
                const char *level = KERN_ERR;
 
        return ret;
 }
 
-static int tegra_pcie_dw_remove(struct platform_device *pdev)
+static int tegra194_pcie_remove(struct platform_device *pdev)
 {
-       struct tegra_pcie_dw *pcie = platform_get_drvdata(pdev);
+       struct tegra194_pcie *pcie = platform_get_drvdata(pdev);
 
        if (!pcie->link_state)
                return 0;
        return 0;
 }
 
-static int tegra_pcie_dw_suspend_late(struct device *dev)
+static int tegra194_pcie_suspend_late(struct device *dev)
 {
-       struct tegra_pcie_dw *pcie = dev_get_drvdata(dev);
+       struct tegra194_pcie *pcie = dev_get_drvdata(dev);
        u32 val;
 
        if (!pcie->link_state)
        return 0;
 }
 
-static int tegra_pcie_dw_suspend_noirq(struct device *dev)
+static int tegra194_pcie_suspend_noirq(struct device *dev)
 {
-       struct tegra_pcie_dw *pcie = dev_get_drvdata(dev);
+       struct tegra194_pcie *pcie = dev_get_drvdata(dev);
 
        if (!pcie->link_state)
                return 0;
        pcie->msi_ctrl_int = dw_pcie_readl_dbi(&pcie->pci,
                                               PORT_LOGIC_MSI_CTRL_INT_0_EN);
        tegra_pcie_downstream_dev_to_D0(pcie);
-       tegra_pcie_dw_pme_turnoff(pcie);
+       tegra194_pcie_pme_turnoff(pcie);
        tegra_pcie_unconfig_controller(pcie);
 
        return 0;
 }
 
-static int tegra_pcie_dw_resume_noirq(struct device *dev)
+static int tegra194_pcie_resume_noirq(struct device *dev)
 {
-       struct tegra_pcie_dw *pcie = dev_get_drvdata(dev);
+       struct tegra194_pcie *pcie = dev_get_drvdata(dev);
        int ret;
 
        if (!pcie->link_state)
        if (ret < 0)
                return ret;
 
-       ret = tegra_pcie_dw_host_init(&pcie->pci.pp);
+       ret = tegra194_pcie_host_init(&pcie->pci.pp);
        if (ret < 0) {
                dev_err(dev, "Failed to init host: %d\n", ret);
                goto fail_host_init;
 
        dw_pcie_setup_rc(&pcie->pci.pp);
 
-       ret = tegra_pcie_dw_start_link(&pcie->pci);
+       ret = tegra194_pcie_start_link(&pcie->pci);
        if (ret < 0)
                goto fail_host_init;
 
        return ret;
 }
 
-static int tegra_pcie_dw_resume_early(struct device *dev)
+static int tegra194_pcie_resume_early(struct device *dev)
 {
-       struct tegra_pcie_dw *pcie = dev_get_drvdata(dev);
+       struct tegra194_pcie *pcie = dev_get_drvdata(dev);
        u32 val;
 
        if (pcie->mode == DW_PCIE_EP_TYPE) {
        return 0;
 }
 
-static void tegra_pcie_dw_shutdown(struct platform_device *pdev)
+static void tegra194_pcie_shutdown(struct platform_device *pdev)
 {
-       struct tegra_pcie_dw *pcie = platform_get_drvdata(pdev);
+       struct tegra194_pcie *pcie = platform_get_drvdata(pdev);
 
        if (!pcie->link_state)
                return;
        if (IS_ENABLED(CONFIG_PCI_MSI))
                disable_irq(pcie->pci.pp.msi_irq);
 
-       tegra_pcie_dw_pme_turnoff(pcie);
+       tegra194_pcie_pme_turnoff(pcie);
        tegra_pcie_unconfig_controller(pcie);
 }
 
-static const struct tegra_pcie_dw_of_data tegra_pcie_dw_rc_of_data = {
+static const struct tegra194_pcie_of_data tegra194_pcie_rc_of_data = {
        .mode = DW_PCIE_RC_TYPE,
 };
 
-static const struct tegra_pcie_dw_of_data tegra_pcie_dw_ep_of_data = {
+static const struct tegra194_pcie_of_data tegra194_pcie_ep_of_data = {
        .mode = DW_PCIE_EP_TYPE,
 };
 
-static const struct of_device_id tegra_pcie_dw_of_match[] = {
+static const struct of_device_id tegra194_pcie_of_match[] = {
        {
                .compatible = "nvidia,tegra194-pcie",
-               .data = &tegra_pcie_dw_rc_of_data,
+               .data = &tegra194_pcie_rc_of_data,
        },
        {
                .compatible = "nvidia,tegra194-pcie-ep",
-               .data = &tegra_pcie_dw_ep_of_data,
+               .data = &tegra194_pcie_ep_of_data,
        },
        {},
 };
 
-static const struct dev_pm_ops tegra_pcie_dw_pm_ops = {
-       .suspend_late = tegra_pcie_dw_suspend_late,
-       .suspend_noirq = tegra_pcie_dw_suspend_noirq,
-       .resume_noirq = tegra_pcie_dw_resume_noirq,
-       .resume_early = tegra_pcie_dw_resume_early,
+static const struct dev_pm_ops tegra194_pcie_pm_ops = {
+       .suspend_late = tegra194_pcie_suspend_late,
+       .suspend_noirq = tegra194_pcie_suspend_noirq,
+       .resume_noirq = tegra194_pcie_resume_noirq,
+       .resume_early = tegra194_pcie_resume_early,
 };
 
-static struct platform_driver tegra_pcie_dw_driver = {
-       .probe = tegra_pcie_dw_probe,
-       .remove = tegra_pcie_dw_remove,
-       .shutdown = tegra_pcie_dw_shutdown,
+static struct platform_driver tegra194_pcie_driver = {
+       .probe = tegra194_pcie_probe,
+       .remove = tegra194_pcie_remove,
+       .shutdown = tegra194_pcie_shutdown,
        .driver = {
                .name   = "tegra194-pcie",
-               .pm = &tegra_pcie_dw_pm_ops,
-               .of_match_table = tegra_pcie_dw_of_match,
+               .pm = &tegra194_pcie_pm_ops,
+               .of_match_table = tegra194_pcie_of_match,
        },
 };
-module_platform_driver(tegra_pcie_dw_driver);
+module_platform_driver(tegra194_pcie_driver);
 
-MODULE_DEVICE_TABLE(of, tegra_pcie_dw_of_match);
+MODULE_DEVICE_TABLE(of, tegra194_pcie_of_match);
 
 MODULE_AUTHOR("Vidya Sagar <vidyas@nvidia.com>");
 MODULE_DESCRIPTION("NVIDIA PCIe host controller driver");