return ret;
 }
 
+static void imx_ocotp_set_imx6_timing(struct ocotp_priv *priv)
+{
+       unsigned long clk_rate = 0;
+       unsigned long strobe_read, relax, strobe_prog;
+       u32 timing = 0;
+
+       /* 47.3.1.3.1
+        * Program HW_OCOTP_TIMING[STROBE_PROG] and HW_OCOTP_TIMING[RELAX]
+        * fields with timing values to match the current frequency of the
+        * ipg_clk. OTP writes will work at maximum bus frequencies as long
+        * as the HW_OCOTP_TIMING parameters are set correctly.
+        */
+       clk_rate = clk_get_rate(priv->clk);
+
+       relax = clk_rate / (1000000000 / DEF_RELAX) - 1;
+       strobe_prog = clk_rate / (1000000000 / 10000) + 2 * (DEF_RELAX + 1) - 1;
+       strobe_read = clk_rate / (1000000000 / 40) + 2 * (DEF_RELAX + 1) - 1;
+
+       timing = strobe_prog & 0x00000FFF;
+       timing |= (relax       << 12) & 0x0000F000;
+       timing |= (strobe_read << 16) & 0x003F0000;
+
+       writel(timing, priv->base + IMX_OCOTP_ADDR_TIMING);
+}
+
 static int imx_ocotp_write(void *context, unsigned int offset, void *val,
                           size_t bytes)
 {
        u32 *buf = val;
        int ret;
 
-       unsigned long clk_rate = 0;
-       unsigned long strobe_read, relax, strobe_prog;
-       u32 timing = 0;
        u32 ctrl;
        u8 waddr;
        u8 word = 0;
                return ret;
        }
 
-       /* 47.3.1.3.1
-        * Program HW_OCOTP_TIMING[STROBE_PROG] and HW_OCOTP_TIMING[RELAX]
-        * fields with timing values to match the current frequency of the
-        * ipg_clk. OTP writes will work at maximum bus frequencies as long
-        * as the HW_OCOTP_TIMING parameters are set correctly.
-        */
-       clk_rate = clk_get_rate(priv->clk);
-
-       relax = clk_rate / (1000000000 / DEF_RELAX) - 1;
-       strobe_prog = clk_rate / (1000000000 / 10000) + 2 * (DEF_RELAX + 1) - 1;
-       strobe_read = clk_rate / (1000000000 / 40) + 2 * (DEF_RELAX + 1) - 1;
-
-       timing = strobe_prog & 0x00000FFF;
-       timing |= (relax       << 12) & 0x0000F000;
-       timing |= (strobe_read << 16) & 0x003F0000;
-
-       writel(timing, priv->base + IMX_OCOTP_ADDR_TIMING);
+       /* Setup the write timing values */
+       imx_ocotp_set_imx6_timing(priv);
 
        /* 47.3.1.3.2
         * Check that HW_OCOTP_CTRL[BUSY] and HW_OCOTP_CTRL[ERROR] are clear.