u16 adin_regnum;
 };
 
-static struct adin_clause45_mmd_map adin_clause45_mmd_map[] = {
+static const struct adin_clause45_mmd_map adin_clause45_mmd_map[] = {
        { MDIO_MMD_PCS, MDIO_PCS_EEE_ABLE,      ADIN1300_EEE_CAP_REG },
        { MDIO_MMD_AN,  MDIO_AN_EEE_LPABLE,     ADIN1300_EEE_LPABLE_REG },
        { MDIO_MMD_AN,  MDIO_AN_EEE_ADV,        ADIN1300_EEE_ADV_REG },
        u16 reg2;
 };
 
-static struct adin_hw_stat adin_hw_stats[] = {
+static const struct adin_hw_stat adin_hw_stats[] = {
        { "total_frames_checked_count",         0x940A, 0x940B }, /* hi + lo */
        { "length_error_frames_count",          0x940C },
        { "alignment_error_frames_count",       0x940D },
 static int adin_cl45_to_adin_reg(struct phy_device *phydev, int devad,
                                 u16 cl45_regnum)
 {
-       struct adin_clause45_mmd_map *m;
+       const struct adin_clause45_mmd_map *m;
        int i;
 
        if (devad == MDIO_MMD_VEND1)
 }
 
 static int adin_read_mmd_stat_regs(struct phy_device *phydev,
-                                  struct adin_hw_stat *stat,
+                                  const struct adin_hw_stat *stat,
                                   u32 *val)
 {
        int ret;
 
 static u64 adin_get_stat(struct phy_device *phydev, int i)
 {
-       struct adin_hw_stat *stat = &adin_hw_stats[i];
+       const struct adin_hw_stat *stat = &adin_hw_stats[i];
        struct adin_priv *priv = phydev->priv;
        u32 val;
        int ret;