struct exynos_tmu_data, irq_work);
        struct exynos_tmu_platform_data *pdata = data->pdata;
        const struct exynos_tmu_registers *reg = pdata->registers;
+       unsigned int val_irq;
 
        exynos_report_trigger();
        mutex_lock(&data->lock);
        clk_enable(data->clk);
 
-       if (data->soc == SOC_ARCH_EXYNOS)
-               writel((reg->inten_rise_mask << reg->inten_rise_shift) |
-                       (reg->inten_fall_mask << reg->inten_fall_shift),
-                               data->base + reg->tmu_intclear);
-       else
-               writel(reg->inten_rise_mask, data->base + reg->tmu_intclear);
+       /* TODO: take action based on particular interrupt */
+       val_irq = readl(data->base + reg->tmu_intstat);
+       /* clear the interrupts */
+       writel(val_irq, data->base + reg->tmu_intclear);
 
        clk_disable(data->clk);
        mutex_unlock(&data->lock);
 
        .inten_rise1_shift = EXYNOS_TMU_INTEN_RISE1_SHIFT,
        .inten_rise2_shift = EXYNOS_TMU_INTEN_RISE2_SHIFT,
        .inten_rise3_shift = EXYNOS_TMU_INTEN_RISE3_SHIFT,
+       .tmu_intstat = EXYNOS_TMU_REG_INTSTAT,
        .tmu_intclear = EXYNOS_TMU_REG_INTCLEAR,
 };
 struct exynos_tmu_platform_data const exynos4210_default_tmu_data = {
        .inten_rise2_shift = EXYNOS_TMU_INTEN_RISE2_SHIFT,
        .inten_rise3_shift = EXYNOS_TMU_INTEN_RISE3_SHIFT,
        .inten_fall0_shift = EXYNOS_TMU_INTEN_FALL0_SHIFT,
+       .tmu_intstat = EXYNOS_TMU_REG_INTSTAT,
        .tmu_intclear = EXYNOS_TMU_REG_INTCLEAR,
        .emul_con = EXYNOS_EMUL_CON,
        .emul_temp_shift = EXYNOS_EMUL_DATA_SHIFT,