unsigned int n_entries;
        const struct drm_i915_mocs_entry *table;
        u8 uc_index;
+       u8 wb_index; /* Only used on HAS_L3_CCS_READ() platforms */
        u8 unused_entries_index;
 };
 
 
 /* Helper defines */
 #define GEN9_NUM_MOCS_ENTRIES  64  /* 63-64 are reserved, but configured. */
+#define PVC_NUM_MOCS_ENTRIES   3
 
 /* (e)LLC caching options */
 /*
        MOCS_ENTRY(3, 0, L3_3_WB | L3_LKUP(1)),
 };
 
+static const struct drm_i915_mocs_entry pvc_mocs_table[] = {
+       /* Error */
+       MOCS_ENTRY(0, 0, L3_3_WB),
+
+       /* UC */
+       MOCS_ENTRY(1, 0, L3_1_UC),
+
+       /* WB */
+       MOCS_ENTRY(2, 0, L3_3_WB),
+};
+
 enum {
        HAS_GLOBAL_MOCS = BIT(0),
        HAS_ENGINE_MOCS = BIT(1),
        memset(table, 0, sizeof(struct drm_i915_mocs_table));
 
        table->unused_entries_index = I915_MOCS_PTE;
-       if (IS_DG2(i915)) {
+       if (IS_PONTEVECCHIO(i915)) {
+               table->size = ARRAY_SIZE(pvc_mocs_table);
+               table->table = pvc_mocs_table;
+               table->n_entries = PVC_NUM_MOCS_ENTRIES;
+               table->uc_index = 1;
+               table->wb_index = 2;
+               table->unused_entries_index = 2;
+       } else if (IS_DG2(i915)) {
                if (IS_DG2_GRAPHICS_STEP(i915, G10, STEP_A0, STEP_B0)) {
                        table->size = ARRAY_SIZE(dg2_mocs_table_g10_ax);
                        table->table = dg2_mocs_table_g10_ax;
 
        get_mocs_settings(gt->i915, &table);
        gt->mocs.uc_index = table.uc_index;
+       if (HAS_L3_CCS_READ(gt->i915))
+               gt->mocs.wb_index = table.wb_index;
 }
 
 void intel_mocs_init(struct intel_gt *gt)
 
 static void
 engine_fake_wa_init(struct intel_engine_cs *engine, struct i915_wa_list *wal)
 {
-       u8 mocs;
+       u8 mocs_w, mocs_r;
 
        /*
-        * RING_CMD_CCTL are need to be programed to un-cached
-        * for memory writes and reads outputted by Command
-        * Streamers on Gen12 onward platforms.
+        * RING_CMD_CCTL specifies the default MOCS entry that will be used
+        * by the command streamer when executing commands that don't have
+        * a way to explicitly specify a MOCS setting.  The default should
+        * usually reference whichever MOCS entry corresponds to uncached
+        * behavior, although use of a WB cached entry is recommended by the
+        * spec in certain circumstances on specific platforms.
         */
        if (GRAPHICS_VER(engine->i915) >= 12) {
-               mocs = engine->gt->mocs.uc_index;
+               mocs_r = engine->gt->mocs.uc_index;
+               mocs_w = engine->gt->mocs.uc_index;
+
+               if (HAS_L3_CCS_READ(engine->i915) &&
+                   engine->class == COMPUTE_CLASS) {
+                       mocs_r = engine->gt->mocs.wb_index;
+
+                       /*
+                        * Even on the few platforms where MOCS 0 is a
+                        * legitimate table entry, it's never the correct
+                        * setting to use here; we can assume the MOCS init
+                        * just forgot to initialize wb_index.
+                        */
+                       drm_WARN_ON(&engine->i915->drm, mocs_r == 0);
+               }
+
                wa_masked_field_set(wal,
                                    RING_CMD_CCTL(engine->mmio_base),
                                    CMD_CCTL_MOCS_MASK,
-                                   CMD_CCTL_MOCS_OVERRIDE(mocs, mocs));
+                                   CMD_CCTL_MOCS_OVERRIDE(mocs_w, mocs_r));
        }
 }