* struct s5p_aes_dev - Crypto device state container
  * @dev:       Associated device
  * @clk:       Clock for accessing hardware
+ * @pclk:      APB bus clock necessary to access the hardware
  * @ioaddr:    Mapped IO memory region
  * @aes_ioaddr:        Per-varian offset for AES block IO memory
  * @irq_fc:    Feed control interrupt line
  * @engine:    Bits for selecting type of HASH in SSS block
  * @sg:                sg for DMA transfer
  * @sg_len:    Length of sg for DMA transfer
- * @sgl[]:     sg for joining buffer and req->src scatterlist
+ * @sgl:       sg for joining buffer and req->src scatterlist
  * @skip:      Skip offset in req->src for current op
  * @total:     Total number of bytes for current request
  * @finup:     Keep state for finup or final.
  * @error:     Keep track of error.
  * @bufcnt:    Number of bytes holded in buffer[]
- * @buffer[]:  For byte(s) from end of req->src in UPDATE op
+ * @buffer:    For byte(s) from end of req->src in UPDATE op
  */
 struct s5p_hash_reqctx {
        struct s5p_aes_dev      *dd;
  * s5p_hash_prepare_sgs() - prepare sg for processing
  * @ctx:       request context
  * @sg:                source scatterlist request
- * @nbytes:    number of bytes to process from sg
+ * @new_len:   number of bytes to process from sg
  * @final:     final flag
  *
  * Check two conditions: (1) if buffers in sg have len aligned data, and (2)