static const unsigned int smc0_nand_pins[] = {0, 2, 3, 4, 5, 6, 7, 8, 9, 10, 11,
                                              12, 13, 14, 16, 17, 18, 19, 20,
                                              21, 22, 23};
+static const unsigned int smc0_nand8_pins[] = {0, 2, 3,  4,  5,  6,  7,
+                                              8, 9, 10, 11, 12, 13, 14};
 /* Note: CAN MIO clock inputs are modeled in the clock framework */
 static const unsigned int can0_0_pins[] = {10, 11};
 static const unsigned int can0_1_pins[] = {14, 15};
        DEFINE_ZYNQ_PINCTRL_GRP(smc0_nor_cs1),
        DEFINE_ZYNQ_PINCTRL_GRP(smc0_nor_addr25),
        DEFINE_ZYNQ_PINCTRL_GRP(smc0_nand),
+       DEFINE_ZYNQ_PINCTRL_GRP(smc0_nand8),
        DEFINE_ZYNQ_PINCTRL_GRP(can0_0),
        DEFINE_ZYNQ_PINCTRL_GRP(can0_1),
        DEFINE_ZYNQ_PINCTRL_GRP(can0_2),
 static const char * const smc0_nor_groups[] = {"smc0_nor_grp"};
 static const char * const smc0_nor_cs1_groups[] = {"smc0_nor_cs1_grp"};
 static const char * const smc0_nor_addr25_groups[] = {"smc0_nor_addr25_grp"};
-static const char * const smc0_nand_groups[] = {"smc0_nand_grp"};
+static const char * const smc0_nand_groups[] = {"smc0_nand_grp",
+               "smc0_nand8_grp"};
 static const char * const can0_groups[] = {"can0_0_grp", "can0_1_grp",
                "can0_2_grp", "can0_3_grp", "can0_4_grp", "can0_5_grp",
                "can0_6_grp", "can0_7_grp", "can0_8_grp", "can0_9_grp",