/* descriptor aligned size */
 #define MVNETA_DESC_ALIGNED_SIZE       32
 
+/* Number of bytes to be taken into account by HW when putting incoming data
+ * to the buffers. It is needed in case NET_SKB_PAD exceeds maximum packet
+ * offset supported in MVNETA_RXQ_CONFIG_REG(q) registers.
+ */
+#define MVNETA_RX_PKT_OFFSET_CORRECTION                64
+
 #define MVNETA_RX_PKT_SIZE(mtu) \
        ALIGN((mtu) + MVNETA_MH_SIZE + MVNETA_VLAN_TAG_LEN + \
              ETH_HLEN + ETH_FCS_LEN,                        \
        u64 ethtool_stats[ARRAY_SIZE(mvneta_statistics)];
 
        u32 indir[MVNETA_RSS_LU_TABLE_SIZE];
+       u16 rx_offset_correction;
 };
 
 /* The mvneta_tx_desc and mvneta_rx_desc structures describe the
                return -ENOMEM;
        }
 
+       phys_addr += pp->rx_offset_correction;
        mvneta_rx_desc_fill(rx_desc, phys_addr, data, rxq);
        return 0;
 }
        mvreg_write(pp, MVNETA_RXQ_SIZE_REG(rxq->id), rxq->size);
 
        /* Set Offset */
-       mvneta_rxq_offset_set(pp, rxq, NET_SKB_PAD);
+       mvneta_rxq_offset_set(pp, rxq, NET_SKB_PAD - pp->rx_offset_correction);
 
        /* Set coalescing pkts and time */
        mvneta_rx_pkts_coal_set(pp, rxq, rxq->pkts_coal);
 
        pp->rxq_def = rxq_def;
 
+       /* Set RX packet offset correction for platforms, whose
+        * NET_SKB_PAD, exceeds 64B. It should be 64B for 64-bit
+        * platforms and 0B for 32-bit ones.
+        */
+       pp->rx_offset_correction =
+               max(0, NET_SKB_PAD - MVNETA_RX_PKT_OFFSET_CORRECTION);
+
        pp->indir[0] = rxq_def;
 
        pp->clk = devm_clk_get(&pdev->dev, "core");