return 1;
 }
 
-static u32 max310x_set_ref_clk(struct device *dev, struct max310x_port *s,
+static s32 max310x_set_ref_clk(struct device *dev, struct max310x_port *s,
                               unsigned long freq, bool xtal)
 {
        unsigned int div, clksrc, pllcfg = 0;
                } while (!stable && (++try < MAX310X_XTAL_WAIT_RETRIES));
 
                if (!stable)
-                       dev_warn(dev, "clock is not stable yet\n");
+                       return dev_err_probe(dev, -EAGAIN,
+                                            "clock is not stable\n");
        }
 
        return bestfreq;
 {
        int i, ret, fmin, fmax, freq;
        struct max310x_port *s;
-       u32 uartclk = 0;
+       s32 uartclk = 0;
        bool xtal;
 
        for (i = 0; i < devtype->nr; i++)
        }
 
        uartclk = max310x_set_ref_clk(dev, s, freq, xtal);
+       if (uartclk < 0) {
+               ret = uartclk;
+               goto out_uart;
+       }
+
        dev_dbg(dev, "Reference clock set to %i Hz\n", uartclk);
 
        for (i = 0; i < devtype->nr; i++) {