return ret;
 }
 
+/*
+ * The MIPI source video data exist large variation (e.g. 59Hz ~ 61Hz),
+ * anx7625 defined K ratio for matching MIPI input video clock and
+ * DP output video clock. Increase K value can match bigger video data
+ * variation. IVO panel has small variation than DP CTS spec, need
+ * decrease the K value.
+ */
+static int anx7625_set_k_value(struct anx7625_data *ctx)
+{
+       struct edid *edid = (struct edid *)ctx->slimport_edid_p.edid_raw_data;
+
+       if (edid->mfg_id[0] == IVO_MID0 && edid->mfg_id[1] == IVO_MID1)
+               return anx7625_reg_write(ctx, ctx->i2c.rx_p1_client,
+                                        MIPI_DIGITAL_ADJ_1, 0x3B);
+
+       return anx7625_reg_write(ctx, ctx->i2c.rx_p1_client,
+                                MIPI_DIGITAL_ADJ_1, 0x3D);
+}
+
 static int anx7625_dsi_video_timing_config(struct anx7625_data *ctx)
 {
        struct device *dev = &ctx->client->dev;
                        MIPI_PLL_N_NUM_15_8, (n >> 8) & 0xff);
        ret |= anx7625_reg_write(ctx, ctx->i2c.rx_p1_client, MIPI_PLL_N_NUM_7_0,
                        (n & 0xff));
-       /* Diff */
-       ret |= anx7625_reg_write(ctx, ctx->i2c.rx_p1_client,
-                       MIPI_DIGITAL_ADJ_1, 0x3D);
+
+       anx7625_set_k_value(ctx);
 
        ret |= anx7625_odfc_config(ctx, post_divider - 1);
 
 
 #define  MIPI_VIDEO_STABLE_CNT           0x0A
 
 #define  MIPI_LANE_CTRL_10               0x0F
-#define  MIPI_DIGITAL_ADJ_1   0x1B
+#define  MIPI_DIGITAL_ADJ_1     0x1B
+#define  IVO_MID0               0x26
+#define  IVO_MID1               0xCF
 
 #define  MIPI_PLL_M_NUM_23_16   0x1E
 #define  MIPI_PLL_M_NUM_15_8    0x1F