return -EINVAL;
        }
 
-       ret = spi_nor_wait_till_ready(nor);
-       if (ret) {
-               dev_err(nor->dev,
-                       "timeout while writing configuration register\n");
-               return ret;
-       }
-
-       return 0;
+       return spi_nor_wait_till_ready(nor);
 }
 
 /* Write status register and ensure bits in mask match written values */
 
        /* Keep the current value of the Status Register. */
        ret = spi_nor_read_sr(nor, sr_cr);
-       if (ret) {
-               dev_err(nor->dev, "error while reading status register\n");
+       if (ret)
                return ret;
-       }
 
        sr_cr[1] = CR_QUAD_EN_SPAN;
 
  */
 static int spansion_read_cr_quad_enable(struct spi_nor *nor)
 {
-       struct device *dev = nor->dev;
        u8 *sr_cr = nor->bouncebuf;
        int ret;
 
        /* Check current Quad Enable bit value. */
        ret = spi_nor_read_cr(nor, &sr_cr[1]);
-       if (ret) {
-               dev_err(dev, "error while reading configuration register\n");
+       if (ret)
                return ret;
-       }
 
        if (sr_cr[1] & CR_QUAD_EN_SPAN)
                return 0;
 
        /* Keep the current value of the Status Register. */
        ret = spi_nor_read_sr(nor, sr_cr);
-       if (ret) {
-               dev_err(dev, "error while reading status register\n");
+       if (ret)
                return ret;
-       }
 
        ret = spi_nor_write_sr_cr(nor, sr_cr);
        if (ret)
        }
 
        ret = spi_nor_wait_till_ready(nor);
-       if (ret) {
-               dev_err(nor->dev, "timeout while writing status register 2\n");
+       if (ret)
                return ret;
-       }
 
        /* Read back and check it. */
        ret = spi_nor_read_sr2(nor, sr2);
        u8 mask = SR_BP2 | SR_BP1 | SR_BP0;
 
        ret = spi_nor_read_sr(nor, nor->bouncebuf);
-       if (ret) {
-               dev_err(nor->dev, "error while reading status register\n");
+       if (ret)
                return ret;
-       }
 
        spi_nor_write_enable(nor);
 
                return ret;
        }
 
-       ret = spi_nor_wait_till_ready(nor);
-       if (ret)
-               dev_err(nor->dev, "timeout while writing status register\n");
-       return ret;
+       return spi_nor_wait_till_ready(nor);
 }
 
 /**
 
        /* Check current Quad Enable bit value. */
        ret = spi_nor_read_cr(nor, &sr_cr[1]);
-       if (ret) {
-               dev_err(nor->dev,
-                       "error while reading configuration register\n");
+       if (ret)
                return ret;
-       }
 
        /*
         * When the configuration register Quad Enable bit is one, only the
         */
        if (sr_cr[1] & CR_QUAD_EN_SPAN) {
                ret = spi_nor_read_sr(nor, sr_cr);
-               if (ret) {
-                       dev_err(nor->dev,
-                               "error while reading status register\n");
+               if (ret)
                        return ret;
-               }
 
                sr_cr[0] &= ~mask;
 
-               ret = spi_nor_write_sr_cr(nor, sr_cr);
-               if (ret)
-                       dev_err(nor->dev, "16-bit write register failed\n");
-               return ret;
+               return spi_nor_write_sr_cr(nor, sr_cr);
        }
 
        /*