struct mt76_dev;
 struct mt76_wcid;
 
+struct mt76_reg_pair {
+       u32 reg;
+       u32 value;
+};
+
 struct mt76_bus_ops {
        u32 (*rr)(struct mt76_dev *dev, u32 offset);
        void (*wr)(struct mt76_dev *dev, u32 offset, u32 val);
        u32 (*rmw)(struct mt76_dev *dev, u32 offset, u32 mask, u32 val);
        void (*copy)(struct mt76_dev *dev, u32 offset, const void *data,
                     int len);
+       int (*wr_rp)(struct mt76_dev *dev, u32 base,
+                    const struct mt76_reg_pair *rp, int len);
+       int (*rd_rp)(struct mt76_dev *dev, u32 base,
+                    struct mt76_reg_pair *rp, int len);
 };
 
 enum mt76_txq_id {
        __MT_TXQ_MAX
 };
 
-struct mt76_reg_pair {
-       u32 reg;
-       u32 value;
-};
-
 enum mt76_rxq_id {
        MT_RXQ_MAIN,
        MT_RXQ_MCU,
        struct sk_buff *(*mcu_msg_alloc)(const void *data, int len);
        int (*mcu_send_msg)(struct mt76_dev *dev, struct sk_buff *skb,
                            int cmd, bool wait_resp);
+       int (*mcu_wr_rp)(struct mt76_dev *dev, u32 base,
+                        const struct mt76_reg_pair *rp, int len);
+       int (*mcu_rd_rp)(struct mt76_dev *dev, u32 base,
+                        struct mt76_reg_pair *rp, int len);
 };
 
 struct mt76_queue_ops {
 #define mt76_wr(dev, ...)      (dev)->mt76.bus->wr(&((dev)->mt76), __VA_ARGS__)
 #define mt76_rmw(dev, ...)     (dev)->mt76.bus->rmw(&((dev)->mt76), __VA_ARGS__)
 #define mt76_wr_copy(dev, ...) (dev)->mt76.bus->copy(&((dev)->mt76), __VA_ARGS__)
+#define mt76_wr_rp(dev, ...)   (dev)->mt76.bus->wr_rp(&((dev)->mt76), __VA_ARGS__)
+#define mt76_rd_rp(dev, ...)   (dev)->mt76.bus->rd_rp(&((dev)->mt76), __VA_ARGS__)
 
 #define mt76_mcu_msg_alloc(dev, ...)   (dev)->mt76.mcu_ops->mcu_msg_alloc(__VA_ARGS__)
 #define mt76_mcu_send_msg(dev, ...)    (dev)->mt76.mcu_ops->mcu_send_msg(&((dev)->mt76), __VA_ARGS__)