{
        struct mlx5_reg_pcap in;
        struct mlx5_reg_pcap out;
-       int err;
 
        memset(&in, 0, sizeof(in));
        in.caps_127_96 = cpu_to_be32(caps);
        in.port_num = port_num;
 
-       err = mlx5_core_access_reg(dev, &in, sizeof(in), &out,
-                                  sizeof(out), MLX5_REG_PCAP, 0, 1);
-
-       return err;
+       return mlx5_core_access_reg(dev, &in, sizeof(in), &out,
+                                   sizeof(out), MLX5_REG_PCAP, 0, 1);
 }
 EXPORT_SYMBOL_GPL(mlx5_set_port_caps);
 
                         int ptys_size, int proto_mask, u8 local_port)
 {
        u32 in[MLX5_ST_SZ_DW(ptys_reg)];
-       int err;
 
        memset(in, 0, sizeof(in));
        MLX5_SET(ptys_reg, in, local_port, local_port);
        MLX5_SET(ptys_reg, in, proto_mask, proto_mask);
 
-       err = mlx5_core_access_reg(dev, in, sizeof(in), ptys,
-                                  ptys_size, MLX5_REG_PTYS, 0, 0);
-
-       return err;
+       return mlx5_core_access_reg(dev, in, sizeof(in), ptys,
+                                   ptys_size, MLX5_REG_PTYS, 0, 0);
 }
 EXPORT_SYMBOL_GPL(mlx5_query_port_ptys);
 
 {
        u32 in[MLX5_ST_SZ_DW(ptys_reg)];
        u32 out[MLX5_ST_SZ_DW(ptys_reg)];
-       int err;
 
        memset(in, 0, sizeof(in));
 
        else
                MLX5_SET(ptys_reg, in, ib_proto_admin, proto_admin);
 
-       err = mlx5_core_access_reg(dev, in, sizeof(in), out,
-                                  sizeof(out), MLX5_REG_PTYS, 0, 1);
-       return err;
+       return mlx5_core_access_reg(dev, in, sizeof(in), out,
+                                   sizeof(out), MLX5_REG_PTYS, 0, 1);
 }
 EXPORT_SYMBOL_GPL(mlx5_set_port_proto);
 
                return err;
 
        *status = MLX5_GET(paos_reg, out, admin_status);
-       return err;
+       return 0;
 }
 EXPORT_SYMBOL_GPL(mlx5_query_port_admin_status);
 
                                int pvlc_size,  u8 local_port)
 {
        u32 in[MLX5_ST_SZ_DW(pvlc_reg)];
-       int err;
 
        memset(in, 0, sizeof(in));
        MLX5_SET(ptys_reg, in, local_port, local_port);
 
-       err = mlx5_core_access_reg(dev, in, sizeof(in), pvlc,
-                                  pvlc_size, MLX5_REG_PVLC, 0, 0);
-
-       return err;
+       return mlx5_core_access_reg(dev, in, sizeof(in), pvlc,
+                                   pvlc_size, MLX5_REG_PVLC, 0, 0);
 }
 
 int mlx5_query_port_vl_hw_cap(struct mlx5_core_dev *dev,
 {
        u32 in[MLX5_ST_SZ_DW(pfcc_reg)];
        u32 out[MLX5_ST_SZ_DW(pfcc_reg)];
-       int err;
 
        memset(in, 0, sizeof(in));
        MLX5_SET(pfcc_reg, in, local_port, 1);
        MLX5_SET(pfcc_reg, in, pptx, tx_pause);
        MLX5_SET(pfcc_reg, in, pprx, rx_pause);
 
-       err = mlx5_core_access_reg(dev, in, sizeof(in), out,
-                                  sizeof(out), MLX5_REG_PFCC, 0, 1);
-       return err;
+       return mlx5_core_access_reg(dev, in, sizeof(in), out,
+                                   sizeof(out), MLX5_REG_PFCC, 0, 1);
 }
 EXPORT_SYMBOL_GPL(mlx5_set_port_pause);