{ CS35L41_PWR_CTRL2,                    0x00000000 },
        { CS35L41_PWR_CTRL3,                    0x01000010 },
        { CS35L41_GPIO_PAD_CONTROL,             0x00000000 },
+       { CS35L41_GLOBAL_CLK_CTRL,              0x00000003 },
+       { CS35L41_TST_FS_MON0,                  0x00020016 },
+       { CS35L41_BSTCVRT_COEFF,                0x00002424 },
+       { CS35L41_BSTCVRT_SLOPE_LBST,           0x00007500 },
+       { CS35L41_BSTCVRT_PEAK_CUR,             0x0000004A },
        { CS35L41_SP_ENABLES,                   0x00000000 },
        { CS35L41_SP_RATE_CTRL,                 0x00000028 },
        { CS35L41_SP_FORMAT,                    0x18180200 },
        { CS35L41_WKFET_CFG,                    0x00000111 },
        { CS35L41_NG_CFG,                       0x00000033 },
        { CS35L41_AMP_GAIN_CTRL,                0x00000000 },
+       { CS35L41_IRQ1_MASK1,                   0xFFFFFFFF },
+       { CS35L41_IRQ1_MASK2,                   0xFFFFFFFF },
+       { CS35L41_IRQ1_MASK3,                   0xFFFF87FF },
+       { CS35L41_IRQ1_MASK4,                   0xFEFFFFFF },
        { CS35L41_GPIO1_CTRL1,                  0xE1000001 },
        { CS35L41_GPIO2_CTRL1,                  0xE1000001 },
        { CS35L41_MIXER_NGATE_CFG,              0x00000000 },
        { CS35L41_MIXER_NGATE_CH1_CFG,          0x00000303 },
        { CS35L41_MIXER_NGATE_CH2_CFG,          0x00000303 },
+       { CS35L41_DSP1_CCM_CORE_CTRL,           0x00000101 },
 };
 
 static bool cs35l41_readable_reg(struct device *dev, unsigned int reg)
        case CS35L41_DSP_CLK_CTRL:
        case CS35L41_GLOBAL_CLK_CTRL:
        case CS35L41_DATA_FS_SEL:
+       case CS35L41_TST_FS_MON0:
        case CS35L41_MDSYNC_EN:
        case CS35L41_MDSYNC_TX_ID:
        case CS35L41_MDSYNC_PWR_CTRL:
 static bool cs35l41_precious_reg(struct device *dev, unsigned int reg)
 {
        switch (reg) {
+       case CS35L41_TEST_KEY_CTL:
+       case CS35L41_USER_KEY_CTL:
        case CS35L41_OTP_MEM0 ... CS35L41_OTP_MEM31:
+       case CS35L41_TST_FS_MON0:
        case CS35L41_DSP1_XMEM_PACK_0 ... CS35L41_DSP1_XMEM_PACK_3068:
        case CS35L41_DSP1_YMEM_PACK_0 ... CS35L41_DSP1_YMEM_PACK_1532:
        case CS35L41_DSP1_PMEM_0 ... CS35L41_DSP1_PMEM_5114:
        case CS35L41_SFT_RESET:
        case CS35L41_FABID:
        case CS35L41_REVID:
+       case CS35L41_OTPID:
+       case CS35L41_TEST_KEY_CTL:
+       case CS35L41_USER_KEY_CTL:
        case CS35L41_DTEMP_EN:
        case CS35L41_IRQ1_STATUS:
        case CS35L41_IRQ1_STATUS1:
        case CS35L41_IRQ1_RAW_STATUS2:
        case CS35L41_IRQ1_RAW_STATUS3:
        case CS35L41_IRQ1_RAW_STATUS4:
-       case CS35L41_IRQ1_FRC1:
-       case CS35L41_IRQ1_FRC2:
-       case CS35L41_IRQ1_FRC3:
-       case CS35L41_IRQ1_FRC4:
-       case CS35L41_IRQ1_EDGE1:
-       case CS35L41_IRQ1_EDGE4:
-       case CS35L41_IRQ1_POL1:
-       case CS35L41_IRQ1_POL2:
-       case CS35L41_IRQ1_POL3:
-       case CS35L41_IRQ1_POL4:
-       case CS35L41_IRQ1_DB3:
        case CS35L41_IRQ2_STATUS:
        case CS35L41_IRQ2_STATUS1:
        case CS35L41_IRQ2_STATUS2:
        case CS35L41_IRQ2_RAW_STATUS2:
        case CS35L41_IRQ2_RAW_STATUS3:
        case CS35L41_IRQ2_RAW_STATUS4:
-       case CS35L41_IRQ2_FRC1:
-       case CS35L41_IRQ2_FRC2:
-       case CS35L41_IRQ2_FRC3:
-       case CS35L41_IRQ2_FRC4:
-       case CS35L41_IRQ2_EDGE1:
-       case CS35L41_IRQ2_EDGE4:
-       case CS35L41_IRQ2_POL1:
-       case CS35L41_IRQ2_POL2:
-       case CS35L41_IRQ2_POL3:
-       case CS35L41_IRQ2_POL4:
-       case CS35L41_IRQ2_DB3:
        case CS35L41_GPIO_STATUS1:
-       case CS35L41_OTP_TRIM_1:
-       case CS35L41_OTP_TRIM_2:
-       case CS35L41_OTP_TRIM_3:
-       case CS35L41_OTP_TRIM_4:
-       case CS35L41_OTP_TRIM_5:
-       case CS35L41_OTP_TRIM_6:
-       case CS35L41_OTP_TRIM_7:
-       case CS35L41_OTP_TRIM_8:
-       case CS35L41_OTP_TRIM_9:
-       case CS35L41_OTP_TRIM_10:
-       case CS35L41_OTP_TRIM_11:
-       case CS35L41_OTP_TRIM_12:
-       case CS35L41_OTP_TRIM_13:
-       case CS35L41_OTP_TRIM_14:
-       case CS35L41_OTP_TRIM_15:
-       case CS35L41_OTP_TRIM_16:
-       case CS35L41_OTP_TRIM_17:
-       case CS35L41_OTP_TRIM_18:
-       case CS35L41_OTP_TRIM_19:
-       case CS35L41_OTP_TRIM_20:
-       case CS35L41_OTP_TRIM_21:
-       case CS35L41_OTP_TRIM_22:
-       case CS35L41_OTP_TRIM_23:
-       case CS35L41_OTP_TRIM_24:
-       case CS35L41_OTP_TRIM_25:
-       case CS35L41_OTP_TRIM_26:
-       case CS35L41_OTP_TRIM_27:
-       case CS35L41_OTP_TRIM_28:
-       case CS35L41_OTP_TRIM_29:
-       case CS35L41_OTP_TRIM_30:
-       case CS35L41_OTP_TRIM_31:
-       case CS35L41_OTP_TRIM_32:
-       case CS35L41_OTP_TRIM_33:
-       case CS35L41_OTP_TRIM_34:
-       case CS35L41_OTP_TRIM_35:
-       case CS35L41_OTP_TRIM_36:
        case CS35L41_DSP_MBOX_1 ... CS35L41_DSP_VIRT2_MBOX_8:
        case CS35L41_DSP1_XMEM_PACK_0 ... CS35L41_DSP1_XMEM_PACK_3068:
        case CS35L41_DSP1_XMEM_UNPACK32_0 ... CS35L41_DSP1_XMEM_UNPACK32_2046:
        case CS35L41_DSP1_YMEM_UNPACK32_0 ... CS35L41_DSP1_YMEM_UNPACK32_1022:
        case CS35L41_DSP1_YMEM_UNPACK24_0 ... CS35L41_DSP1_YMEM_UNPACK24_2045:
        case CS35L41_DSP1_PMEM_0 ... CS35L41_DSP1_PMEM_5114:
-       case CS35L41_DSP1_CCM_CORE_CTRL ... CS35L41_DSP1_WDT_STATUS:
+       case CS35L41_DSP1_SCRATCH1:
+       case CS35L41_DSP1_SCRATCH2:
+       case CS35L41_DSP1_SCRATCH3:
+       case CS35L41_DSP1_SCRATCH4:
+       case CS35L41_DSP1_CCM_CLK_OVERRIDE ... CS35L41_DSP1_WDT_STATUS:
        case CS35L41_OTP_MEM0 ... CS35L41_OTP_MEM31:
                return true;
        default: