};
 #endif
 
-struct pl061_gpio {
+struct pl061 {
        spinlock_t              lock;
 
        void __iomem            *base;
 
 static int pl061_get_direction(struct gpio_chip *gc, unsigned offset)
 {
-       struct pl061_gpio *chip = gpiochip_get_data(gc);
+       struct pl061 *chip = gpiochip_get_data(gc);
 
        return !(readb(chip->base + GPIODIR) & BIT(offset));
 }
 
 static int pl061_direction_input(struct gpio_chip *gc, unsigned offset)
 {
-       struct pl061_gpio *chip = gpiochip_get_data(gc);
+       struct pl061 *chip = gpiochip_get_data(gc);
        unsigned long flags;
        unsigned char gpiodir;
 
 static int pl061_direction_output(struct gpio_chip *gc, unsigned offset,
                int value)
 {
-       struct pl061_gpio *chip = gpiochip_get_data(gc);
+       struct pl061 *chip = gpiochip_get_data(gc);
        unsigned long flags;
        unsigned char gpiodir;
 
 
 static int pl061_get_value(struct gpio_chip *gc, unsigned offset)
 {
-       struct pl061_gpio *chip = gpiochip_get_data(gc);
+       struct pl061 *chip = gpiochip_get_data(gc);
 
        return !!readb(chip->base + (BIT(offset + 2)));
 }
 
 static void pl061_set_value(struct gpio_chip *gc, unsigned offset, int value)
 {
-       struct pl061_gpio *chip = gpiochip_get_data(gc);
+       struct pl061 *chip = gpiochip_get_data(gc);
 
        writeb(!!value << offset, chip->base + (BIT(offset + 2)));
 }
 static int pl061_irq_type(struct irq_data *d, unsigned trigger)
 {
        struct gpio_chip *gc = irq_data_get_irq_chip_data(d);
-       struct pl061_gpio *chip = gpiochip_get_data(gc);
+       struct pl061 *chip = gpiochip_get_data(gc);
        int offset = irqd_to_hwirq(d);
        unsigned long flags;
        u8 gpiois, gpioibe, gpioiev;
        unsigned long pending;
        int offset;
        struct gpio_chip *gc = irq_desc_get_handler_data(desc);
-       struct pl061_gpio *chip = gpiochip_get_data(gc);
+       struct pl061 *chip = gpiochip_get_data(gc);
        struct irq_chip *irqchip = irq_desc_get_chip(desc);
 
        chained_irq_enter(irqchip, desc);
 static void pl061_irq_mask(struct irq_data *d)
 {
        struct gpio_chip *gc = irq_data_get_irq_chip_data(d);
-       struct pl061_gpio *chip = gpiochip_get_data(gc);
+       struct pl061 *chip = gpiochip_get_data(gc);
        u8 mask = BIT(irqd_to_hwirq(d) % PL061_GPIO_NR);
        u8 gpioie;
 
 static void pl061_irq_unmask(struct irq_data *d)
 {
        struct gpio_chip *gc = irq_data_get_irq_chip_data(d);
-       struct pl061_gpio *chip = gpiochip_get_data(gc);
+       struct pl061 *chip = gpiochip_get_data(gc);
        u8 mask = BIT(irqd_to_hwirq(d) % PL061_GPIO_NR);
        u8 gpioie;
 
 static void pl061_irq_ack(struct irq_data *d)
 {
        struct gpio_chip *gc = irq_data_get_irq_chip_data(d);
-       struct pl061_gpio *chip = gpiochip_get_data(gc);
+       struct pl061 *chip = gpiochip_get_data(gc);
        u8 mask = BIT(irqd_to_hwirq(d) % PL061_GPIO_NR);
 
        spin_lock(&chip->lock);
 static int pl061_irq_set_wake(struct irq_data *d, unsigned int state)
 {
        struct gpio_chip *gc = irq_data_get_irq_chip_data(d);
-       struct pl061_gpio *chip = gpiochip_get_data(gc);
+       struct pl061 *chip = gpiochip_get_data(gc);
 
        return irq_set_irq_wake(chip->parent_irq, state);
 }
 {
        struct device *dev = &adev->dev;
        struct pl061_platform_data *pdata = dev_get_platdata(dev);
-       struct pl061_gpio *chip;
+       struct pl061 *chip;
        int ret, irq, i, irq_base;
 
        chip = devm_kzalloc(dev, sizeof(*chip), GFP_KERNEL);
 #ifdef CONFIG_PM
 static int pl061_suspend(struct device *dev)
 {
-       struct pl061_gpio *chip = dev_get_drvdata(dev);
+       struct pl061 *chip = dev_get_drvdata(dev);
        int offset;
 
        chip->csave_regs.gpio_data = 0;
 
 static int pl061_resume(struct device *dev)
 {
-       struct pl061_gpio *chip = dev_get_drvdata(dev);
+       struct pl061 *chip = dev_get_drvdata(dev);
        int offset;
 
        for (offset = 0; offset < PL061_GPIO_NR; offset++) {