#define L3_ESC(value)          ((value) << 0)
 #define L3_SCC(value)          ((value) << 1)
 #define _L3_CACHEABILITY(value)        ((value) << 4)
+#define L3_GLBGO(value)                ((value) << 6)
+#define L3_LKUP(value)         ((value) << 7)
 
 /* Helper defines */
 #define GEN9_NUM_MOCS_ENTRIES  64  /* 63-64 are reserved, but configured. */
                   L3_3_WB),
 };
 
+static const struct drm_i915_mocs_entry xehpsdv_mocs_table[] = {
+       /* wa_1608975824 */
+       MOCS_ENTRY(0, 0, L3_3_WB | L3_LKUP(1)),
+
+       /* UC - Coherent; GO:L3 */
+       MOCS_ENTRY(1, 0, L3_1_UC | L3_LKUP(1)),
+       /* UC - Coherent; GO:Memory */
+       MOCS_ENTRY(2, 0, L3_1_UC | L3_GLBGO(1) | L3_LKUP(1)),
+       /* UC - Non-Coherent; GO:Memory */
+       MOCS_ENTRY(3, 0, L3_1_UC | L3_GLBGO(1)),
+       /* UC - Non-Coherent; GO:L3 */
+       MOCS_ENTRY(4, 0, L3_1_UC),
+
+       /* WB */
+       MOCS_ENTRY(5, 0, L3_3_WB | L3_LKUP(1)),
+
+       /* HW Reserved - SW program but never use. */
+       MOCS_ENTRY(48, 0, L3_3_WB | L3_LKUP(1)),
+       MOCS_ENTRY(49, 0, L3_1_UC | L3_LKUP(1)),
+       MOCS_ENTRY(60, 0, L3_1_UC),
+       MOCS_ENTRY(61, 0, L3_1_UC),
+       MOCS_ENTRY(62, 0, L3_1_UC),
+       MOCS_ENTRY(63, 0, L3_1_UC),
+};
+
 enum {
        HAS_GLOBAL_MOCS = BIT(0),
        HAS_ENGINE_MOCS = BIT(1),
        memset(table, 0, sizeof(struct drm_i915_mocs_table));
 
        table->unused_entries_index = I915_MOCS_PTE;
-       if (IS_DG1(i915)) {
+       if (IS_XEHPSDV(i915)) {
+               table->size = ARRAY_SIZE(xehpsdv_mocs_table);
+               table->table = xehpsdv_mocs_table;
+               table->uc_index = 2;
+               table->n_entries = GEN9_NUM_MOCS_ENTRIES;
+               table->unused_entries_index = 5;
+       } else if (IS_DG1(i915)) {
                table->size = ARRAY_SIZE(dg1_mocs_table);
                table->table = dg1_mocs_table;
                table->uc_index = 1;