return true;
 }
 
+/**
+ * ice_vf_ena_txq_interrupt - enable Tx queue interrupt via QINT_TQCTL
+ * @vsi: VSI of the VF to configure
+ * @q_idx: VF queue index used to determine the queue in the PF's space
+ */
+static void ice_vf_ena_txq_interrupt(struct ice_vsi *vsi, u32 q_idx)
+{
+       struct ice_hw *hw = &vsi->back->hw;
+       u32 pfq = vsi->txq_map[q_idx];
+       u32 reg;
+
+       reg = rd32(hw, QINT_TQCTL(pfq));
+
+       /* MSI-X index 0 in the VF's space is always for the OICR, which means
+        * this is most likely a poll mode VF driver, so don't enable an
+        * interrupt that was never configured via VIRTCHNL_OP_CONFIG_IRQ_MAP
+        */
+       if (!(reg & QINT_TQCTL_MSIX_INDX_M))
+               return;
+
+       wr32(hw, QINT_TQCTL(pfq), reg | QINT_TQCTL_CAUSE_ENA_M);
+}
+
+/**
+ * ice_vf_ena_rxq_interrupt - enable Tx queue interrupt via QINT_RQCTL
+ * @vsi: VSI of the VF to configure
+ * @q_idx: VF queue index used to determine the queue in the PF's space
+ */
+static void ice_vf_ena_rxq_interrupt(struct ice_vsi *vsi, u32 q_idx)
+{
+       struct ice_hw *hw = &vsi->back->hw;
+       u32 pfq = vsi->rxq_map[q_idx];
+       u32 reg;
+
+       reg = rd32(hw, QINT_RQCTL(pfq));
+
+       /* MSI-X index 0 in the VF's space is always for the OICR, which means
+        * this is most likely a poll mode VF driver, so don't enable an
+        * interrupt that was never configured via VIRTCHNL_OP_CONFIG_IRQ_MAP
+        */
+       if (!(reg & QINT_RQCTL_MSIX_INDX_M))
+               return;
+
+       wr32(hw, QINT_RQCTL(pfq), reg | QINT_RQCTL_CAUSE_ENA_M);
+}
+
 /**
  * ice_vc_ena_qs_msg
  * @vf: pointer to the VF info
                        goto error_param;
                }
 
+               ice_vf_ena_rxq_interrupt(vsi, vf_q_id);
                set_bit(vf_q_id, vf->rxq_ena);
        }
 
                if (test_bit(vf_q_id, vf->txq_ena))
                        continue;
 
+               ice_vf_ena_txq_interrupt(vsi, vf_q_id);
                set_bit(vf_q_id, vf->txq_ena);
        }