#define PLL_BASE_ENABLE                        (1<<30)
 #define PLL_BASE_REF_ENABLE            (1<<29)
 #define PLL_BASE_OVERRIDE              (1<<28)
-#define PLL_BASE_LOCK                  (1<<27)
 #define PLL_BASE_DIVP_MASK             (0x7<<20)
 #define PLL_BASE_DIVP_SHIFT            20
 #define PLL_BASE_DIVN_MASK             (0x3FF<<8)
 #define PLL_OUT_RESET_DISABLE          (1<<0)
 
 #define PLL_MISC(c)                    (((c)->flags & PLL_ALT_MISC_REG) ? 0x4 : 0xc)
-#define PLL_MISC_LOCK_ENABLE(c)                (((c)->flags & PLLU) ? (1<<22) : (1<<18))
 
 #define PLL_MISC_DCCON_SHIFT           20
 #define PLL_MISC_CPCON_SHIFT           8
 /* PLL Functions */
 static int tegra2_pll_clk_wait_for_lock(struct clk *c)
 {
-       ktime_t before;
-
-       before = ktime_get();
-
-       while (!(clk_readl(c->reg + PLL_BASE) & PLL_BASE_LOCK)) {
-               if (ktime_us_delta(ktime_get(), before) > 5000) {
-                       pr_err("Timed out waiting for lock bit on pll %s",
-                               c->name);
-                       return -1;
-               }
-       }
+       udelay(c->pll_lock_delay);
 
        return 0;
 }
        val |= PLL_BASE_ENABLE;
        clk_writel(val, c->reg + PLL_BASE);
 
-       val = clk_readl(c->reg + PLL_MISC(c));
-       val |= PLL_MISC_LOCK_ENABLE(c);
-       clk_writel(val, c->reg + PLL_MISC(c));
-
        tegra2_pll_clk_wait_for_lock(c);
 
        return 0;
        .vco_max   = 26000000,
        .pll_table = tegra_pll_s_table,
        .max_rate  = 26000000,
+       .pll_lock_delay = 300,
 };
 
 static struct clk_mux_sel tegra_clk_m_sel[] = {
        .vco_max   = 1400000000,
        .pll_table = tegra_pll_c_table,
        .max_rate  = 600000000,
+       .pll_lock_delay = 300,
 };
 
 static struct clk tegra_pll_c_out1 = {
        .vco_max   = 1200000000,
        .pll_table = tegra_pll_m_table,
        .max_rate  = 800000000,
+       .pll_lock_delay = 300,
 };
 
 static struct clk tegra_pll_m_out1 = {
        .vco_max   = 1400000000,
        .pll_table = tegra_pll_p_table,
        .max_rate  = 432000000,
+       .pll_lock_delay = 300,
 };
 
 static struct clk tegra_pll_p_out1 = {
        .vco_max   = 1400000000,
        .pll_table = tegra_pll_a_table,
        .max_rate  = 56448000,
+       .pll_lock_delay = 300,
 };
 
 static struct clk tegra_pll_a_out0 = {
        .vco_max   = 1000000000,
        .pll_table = tegra_pll_d_table,
        .max_rate  = 1000000000,
+       .pll_lock_delay = 1000,
 };
 
 static struct clk tegra_pll_d_out0 = {
        .vco_max   = 960000000,
        .pll_table = tegra_pll_u_table,
        .max_rate  = 480000000,
+       .pll_lock_delay = 1000,
 };
 
 static struct clk_pll_table tegra_pll_x_table[] = {
        .vco_max   = 1200000000,
        .pll_table = tegra_pll_x_table,
        .max_rate  = 1000000000,
+       .pll_lock_delay = 300,
 };
 
 static struct clk_pll_table tegra_pll_e_table[] = {
 void tegra_clk_suspend(void)
 {
        unsigned long off, i;
-       u32 pllx_misc;
        u32 *ctx = clk_rst_suspend;
 
        *ctx++ = clk_readl(OSC_CTRL) & OSC_CTRL_MASK;
 
        *ctx++ = clk_readl(MISC_CLK_ENB);
        *ctx++ = clk_readl(CLK_MASK_ARM);
-
-       pllx_misc = clk_readl(tegra_pll_x.reg + PLL_MISC(&tegra_pll_x));
-       pllx_misc &= ~PLL_MISC_LOCK_ENABLE(&tegra_pll_x);
-       clk_writel(pllx_misc, tegra_pll_x.reg + PLL_MISC(&tegra_pll_x));
 }
 
 void tegra_clk_resume(void)