#define COALESCE_ALL_QUEUE             0xFFFF
 #define COALESCE_MAX_PENDING_LIMIT     (255 * COALESCE_PENDING_LIMIT_UNIT)
 #define COALESCE_MAX_TIMER_CFG         (255 * COALESCE_TIMER_CFG_UNIT)
-#define OBJ_STR_MAX_LEN                        32
 
 struct hw2ethtool_link_mode {
        enum ethtool_link_mode_bit_indices link_mode_bit;
 
        (HINIC_DMA_ATTR_BASE + (idx) * HINIC_DMA_ATTR_STRIDE)
 
 #define HINIC_PPF_ELECTION_STRIDE                       0x4
-#define HINIC_CSR_MAX_PORTS                             4
 
 #define HINIC_CSR_PPF_ELECTION_ADDR(idx)                \
        (HINIC_ELECTION_BASE +  (idx) * HINIC_PPF_ELECTION_STRIDE)
 
 #define MBOX_WB_STATUS_MASK                    0xFF
 #define MBOX_WB_ERROR_CODE_MASK                        0xFF00
 #define MBOX_WB_STATUS_FINISHED_SUCCESS                0xFF
-#define MBOX_WB_STATUS_FINISHED_WITH_ERR       0xFE
 #define MBOX_WB_STATUS_NOT_FINISHED            0x00
 
 #define MBOX_STATUS_FINISHED(wb)       \
 #define SEQ_ID_START_VAL                       0
 #define SEQ_ID_MAX_VAL                         42
 
-#define DST_AEQ_IDX_DEFAULT_VAL                        0
-#define SRC_AEQ_IDX_DEFAULT_VAL                        0
 #define NO_DMA_ATTRIBUTE_VAL                   0
 
-#define HINIC_MGMT_RSP_AEQN                    0
 #define HINIC_MBOX_RSP_AEQN                    2
 #define HINIC_MBOX_RECV_AEQN                   0
 
 
 #define IS_PF_OR_PPF_SRC(src_func_idx) ((src_func_idx) < HINIC_MAX_PF_FUNCS)
 
-#define MBOX_RESPONSE_ERROR            0x1
 #define MBOX_MSG_ID_MASK               0xFF
 #define MBOX_MSG_ID(func_to_func)      ((func_to_func)->send_msg_id)
 #define MBOX_MSG_ID_INC(func_to_func_mbox) (MBOX_MSG_ID(func_to_func_mbox) = \