if (work_done < budget) {
                napi_complete(napi);
-               writel(DMA_INTR_DEFAULT_MASK, priv->base + XGMAC_DMA_INTR_ENA);
+               __raw_writel(DMA_INTR_DEFAULT_MASK, priv->base + XGMAC_DMA_INTR_ENA);
        }
        return work_done;
 }
        struct xgmac_priv *priv = netdev_priv(dev);
        void __iomem *ioaddr = priv->base;
 
-       intr_status = readl(ioaddr + XGMAC_INT_STAT);
+       intr_status = __raw_readl(ioaddr + XGMAC_INT_STAT);
        if (intr_status & XGMAC_INT_STAT_PMT) {
                netdev_dbg(priv->dev, "received Magic frame\n");
                /* clear the PMT bits 5 and 6 by reading the PMT */
        struct xgmac_extra_stats *x = &priv->xstats;
 
        /* read the status register (CSR5) */
-       intr_status = readl(priv->base + XGMAC_DMA_STATUS);
-       intr_status &= readl(priv->base + XGMAC_DMA_INTR_ENA);
-       writel(intr_status, priv->base + XGMAC_DMA_STATUS);
+       intr_status = __raw_readl(priv->base + XGMAC_DMA_STATUS);
+       intr_status &= __raw_readl(priv->base + XGMAC_DMA_INTR_ENA);
+       __raw_writel(intr_status, priv->base + XGMAC_DMA_STATUS);
 
        /* It displays the DMA process states (CSR5 register) */
        /* ABNORMAL interrupts */
 
        /* TX/RX NORMAL interrupts */
        if (intr_status & (DMA_STATUS_RI | DMA_STATUS_TU)) {
-               writel(DMA_INTR_ABNORMAL, priv->base + XGMAC_DMA_INTR_ENA);
+               __raw_writel(DMA_INTR_ABNORMAL, priv->base + XGMAC_DMA_INTR_ENA);
                napi_schedule(&priv->napi);
        }